基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
标签: FPGA VHDL 数字频率计 硬件描述语言
上传时间: 2013-08-06
上传用户:taozhihua1314
FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。
标签: FPGA 数字频率合成器
上传用户:wangzhen1990
摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号
标签: DDS 数字频率合成
上传时间: 2013-08-14
上传用户:kernor
基于FPGA的直接数字频率合成器的设计与实现.
上传时间: 2013-08-21
上传用户:hphh
直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
标签: Fraquency Synthesis Digital Direct
上传时间: 2013-08-27
上传用户:wpt
在EDA中,基于数字频率合成器的FPGA实现
标签: FPGA EDA 数字频率合成器
上传时间: 2013-09-04
上传用户:hanli8870
用vhdl编写的基于fpga的数字频率计程序算法
标签: vhdl fpga 编写 数字频率计
上传时间: 2013-09-07
上传用户:chfanjiang
8位十进制显示数字频率计(带周期)设计报告
标签: 8位 十进制 数字频率计 周期
上传时间: 2014-12-24
上传用户:onewq
基于51单片机的数字频率计资料
标签: 51单片机 数字频率计
上传用户:cylnpy
单片机C语言简易数字频率计课程设计
标签: 单片机 C语言 数字频率计
上传时间: 2014-12-25
上传用户:q986086481