虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字频率计的设<b>计与制作</b>

  • 基于Multisim的高精度数字频率计的设计和仿真

    数字频率计是电工电子中常用的测量仪器,数字频率计通过用输入待测信号对一特定长度的信号进行计数,从而得出频率并通过数码管直观的显示出来。本文提出了一种与输入同步的数字频率计的设计,提高了频率计的精度,设计采用Multisim软件进行设计和仿真的过程,介绍了其工作原理,硬件电路设计和仿真的过程。设计采用了Multisim软件进行设计和仿真,设计结果得到的验证。Digital frequency counter is used to measure the frequency of a signal.It is common to use a multivibrator to generate a standard 1 second time base signal and count input signal gated by this signal.However,the asynchronous of this time base signal with input signal will bring errors.In this paper,a high precision frequency counter which use synchronized time base signal generator is proposed.This frequency counter is designed and simulated by Multisim tools and result is verified.

    标签: multisim

    上传时间: 2022-05-08

    上传用户:

  • 基于Multisim的数字频率计

    1设计任务与要求1.1基本功能1)能够测量正弦波、方波、三角波等交流信号的频率;2)测量信号的频率范围为1HZ-9999KHZ,分辨率为1HZ:3)测量结果直接用十进制数值,通过四个数码管显示;4)可手动测量,手动清零;5)具有高精度、迅速测量、读数方便等优点。1.2扩展功能1)具有不同可测频率范围的多个档位;2)有超量程警告,当测量信号频率超过所选档位的量程时,频率计发出警报。2设计原理脉冲信号的频率就是在单位时间(1s)里产生的脉冲个数,若在一定时间间隔tw内测得这个周期信号的重复变化次数为N,则其频率可表示为:豆f-N/T(1)数字频率计的总体框图如图1所示:数字频率计由四大基本电路组成:整形系统,单稳态触发器构成的闸门电路,可控的计数系统、锁存译码显示电路、超量程报警系统。经过放大衰减后的被测信号(包括正弦波,三角波,方波等周期信号)经过整形电路,变成峰值为3~5V(与TTL兼容)的方波信号Vx,送入计数器的时钟脉冲端。当门控信号到来后,闸门电路开启,时间为Ti,计数器实现计数功能,Ti时间过后闸门关闭,计数停止,锁存器使能端置零,计数结果被锁存,通过数码管可以方便读出被测信号频率。图2为数字频率计的波形图:

    标签: multisim 数字频率计

    上传时间: 2022-07-01

    上传用户:

  • 基于单片机的数字频率计的设计

    基于单片机的数字频率计的设计

    标签: 单片机 数字频率计

    上传时间: 2013-06-16

    上传用户:eeworm

  • PLD数字显示频率计的设计1

    PLD数字显示频率计的设计1

    标签: PLD 数字显示 频率计

    上传时间: 2013-07-30

    上传用户:eeworm

  • PLD数字显示频率计的设计1.ppt

    专辑类-实用电子技术专辑-385册-3.609G PLD数字显示频率计的设计1.ppt

    标签: PLD 数字显示 频率计

    上传时间: 2013-07-26

    上传用户:wao1005

  • 基于单片机的数字频率计的设计-68页-0.7M.pdf

    专辑类-单片机专辑-258册-4.20G 基于单片机的数字频率计的设计-68页-0.7M.pdf

    标签: 0.7 68 单片机

    上传时间: 2013-07-09

    上传用户:nbdedu

  • 基于FPGA数字频率计的实现

    基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。

    标签: FPGA 数字频率计

    上传时间: 2013-08-05

    上传用户:13736136189

  • 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计

    基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序

    标签: FPGA VHDL 数字频率计 硬件描述语言

    上传时间: 2013-08-06

    上传用户:taozhihua1314

  • 基于ARM平台的等精度数字显示频率计的设计

    基于ARM平台的等精度数字显示频率计的设计,已通过测试

    标签: ARM 等精度 数字显示 频率计

    上传时间: 2013-09-04

    上传用户:谁偷了我的麦兜

  • 用vhdl编写的基于fpga的数字频率计程序算法

    用vhdl编写的基于fpga的数字频率计程序算法

    标签: vhdl fpga 编写 数字频率计

    上传时间: 2013-09-07

    上传用户:chfanjiang