虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字频率<b>合成</b>

  • 本程序功能: DDS文件夹内的程序

    本程序功能: DDS文件夹内的程序,完成直接数字频率合成功能,有正弦,三角,方波三种波形,并能扫频. 可通过键盘操作设置频率参数和选择波形种类和控制运行. 由两部分组成,"C"文件夹内,是用于在 51 单片机上运行的 C语言程序, "Verilog"文件夹内,是用Verilog语言编写的 FPGA 程序.

    标签: DDS 程序

    上传时间: 2014-12-06

    上传用户:cazjing

  • 鉴于传统波形发生器的不足

    鉴于传统波形发生器的不足,采用数字合成技术构成任意波形发生器,此波形发生器可以产生任意波形的周期信号,能灵活控制信号的频率幅值,相位,并在很宽的范围内快速切换频率,具有高分辨输出,运用DDS技术构建频率信号源,可获得连续精确调整的信号频率,幅值相位控制方便,存储容量大;AWG占微机系统资源少,通用性好,具有较强的移植性和很高的性能价格比。 研究的内容是利用数字频率合成技术构成任意波形发生器,且通过RS232串行接口传到PC,供PC机管理。

    标签: 波形发生器

    上传时间: 2013-12-29

    上传用户:lo25643

  • 频率计是一种对信号的频率进行测量的仪器

    频率计是一种对信号的频率进行测量的仪器,是一种典型的电子测量仪器。能对频率量进行测量的仪器有许多:如模拟频率表、示波器、数字频率计、微机化智能频率计等。本文将对数字频率计项目进行探讨并设计和制作。

    标签: 频率计 信号 仪器 频率

    上传时间: 2015-11-26

    上传用户:稀世之宝039

  • 基于FPGA平台

    基于FPGA平台,实现了直接数字频率合成。

    标签:

    上传时间: 2014-06-12

    上传用户:R50974

  • :正弦波发生器例程

    :正弦波发生器例程,包括了直接数字频率合成(DDS)的原理以及如何应用CPLD产生频率可控频率的正弦信号。

    标签: 正弦波发生器

    上传时间: 2014-01-27

    上传用户:tianyi223

  • 本文描述的是数字式频率计的设计过程

    本文描述的是数字式频率计的设计过程,其中包含了所用到的VHDl语言的源代码,和仿真图型,是比较完整描述的设计数字频率计的文章

    标签: 数字式 频率计 过程

    上传时间: 2013-12-23

    上传用户:520

  • 本代码为编码开关代码

    本代码为编码开关代码,编码开关也就是数字音响中的 360度旋转的数字音量以及显示器上用的(单键飞梭开 关)等类似鼠标滚轮的手动计数输入设备。 我使用的编码开关为5个引脚的,其中2个引脚为按下 转轮开关(也就相当于鼠标中键)。另外3个引脚用来 检测旋转方向以及旋转步数的检测端。引脚分别为a,b,c b接地a,c分别接到P2.0和P2.1口并分别接两个10K上拉 电阻,并且a,c需要分别对地接一个104的电容,否则 因为编码开关的触点抖动会引起轻微误动作。本程序不 使用定时器,不占用中断,不使用延时代码,并对每个 细分步数进行判断,避免一切误动作,性能超级稳定。 我使用的编码器是APLS的EC11B可以参照附件的时序图 编码器控制流水灯最能说明问题,下面是以一段流水 灯来演示。

    标签: 代码 编码开关

    上传时间: 2017-07-03

    上传用户:gaojiao1999

  • 本设计采用AT89552单片机

    本设计采用AT89552单片机,辅以必要的模拟电路,实现了一个基于直接数字频率合成技术(DDS)的正弦谊号发生器。设计中采用DDS芯片AD9850产生频率1KHZ~10MHZ范围内正弦波,采用功放AD811控制输出电压幅度, 由单片机AT89S52控制调节步进频率1HZ。在此基础上,用模拟乘法器MC1496实现了正弦调制信号频率为1KHZ的模拟相度调制信号;用FPGA芯片产生二进制NRZ码,与AD9850结合实现相移键控PSK、幅移键控ASK、频移镇键FSK。

    标签: 89552 AT 单片机

    上传时间: 2014-12-05

    上传用户:shus521

  • 【问题描述】 在一个N*N的点阵中

    【问题描述】 在一个N*N的点阵中,如N=4,你现在站在(1,1),出口在(4,4)。你可以通过上、下、左、右四种移动方法,在迷宫内行走,但是同一个位置不可以访问两次,亦不可以越界。表格最上面的一行加黑数字A[1..4]分别表示迷宫第I列中需要访问并仅可以访问的格子数。右边一行加下划线数字B[1..4]则表示迷宫第I行需要访问并仅可以访问的格子数。如图中带括号红色数字就是一条符合条件的路线。 给定N,A[1..N] B[1..N]。输出一条符合条件的路线,若无解,输出NO ANSWER。(使用U,D,L,R分别表示上、下、左、右。) 2 2 1 2 (4,4) 1 (2,3) (3,3) (4,3) 3 (1,2) (2,2) 2 (1,1) 1 【输入格式】 第一行是数m (n < 6 )。第二行有n个数,表示a[1]..a[n]。第三行有n个数,表示b[1]..b[n]。 【输出格式】 仅有一行。若有解则输出一条可行路线,否则输出“NO ANSWER”。

    标签: 点阵

    上传时间: 2014-06-21

    上传用户:llandlu

  • 同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上

    同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正确的设计结果,同时利用中小容量的FPGA实现了同步数字复接功能。 基群速率数字信号的合成设备和分接设备是电信网络中使用较多的关键设备,在数字程控交换机的用户模块、小灵通基站控制器和集团电话中都需要使用这种同步数字复接设备。近年来,随着需要自建内部通信系统的公司和企业不断增多,同步数字复接设备的使用需求也在增加。FPGA(现场可编程门阵列)器件的高性能简化了数字通信系统的设计与实现。本文基于FPGA的技术特点,结合数字复接技术的基本原理,实现了基群速率(2048kbps)数字信号的数字分接与复接。

    标签: FPGA 数字复接

    上传时间: 2013-12-20

    上传用户:ommshaggar