《数字系统设计与VerilogHDL》 阐述数字系统设计方法,重点对用vhdl设计开发常用的数字电路和数字系统进行具体阐述,配合大量设计实例。
标签: VerilogHDL 数字系统设计 数字系统 设计方法
上传时间: 2013-12-28
上传用户:zhaoq123
嵌入式系统中FFT算法研究,看看对要使用VC++进行数字信号处理的朋友还是很实用的
上传时间: 2013-12-24
上传用户:皇族传媒
嵌入式系统中FFT算法研究,看看对要使用VC++进行数字信号处理的朋友还是很实用的
上传时间: 2014-08-17
上传用户:zjf3110
手写数字识别实验系统的研究,非常珍贵的材料
上传时间: 2016-12-21
上传用户:shinesyh
实现数字基带QPSK调制系统的误码率仿真,并和理论值进行性能比较
上传时间: 2014-01-08
上传用户:lgnf
《Visual C++数字图像获取 处理及实践应用》配套源程序 本书全面系统地讨论了数字图像处理的理论、设计及应用。全书由自成体系而又互有联系的12章组成,分别讨论了位图及图像类的概念、图像获取、图像增强、图像复原、正交变换、压缩编码、图像配准、运动检测、特征提取、图像分割及识别的相关知识,基本涵概了从图像获取到图像处理的各个领域,并结合Microsoft公司面向对象的可视化集成编程系统Visual C++,给出了相应的算法和完整的源代码。
上传时间: 2014-01-10
上传用户:yzhl1988
MATLAB下的数字信号处理实现示例,包括信号、系统和系统响应的MATLAB函数以及用FFT进行信号的频谱分析的函数及其实现
上传时间: 2013-12-12
上传用户:TF2015
现代雷达普遍采用相参信号处理,而如何获得高精度基带数字正交( I , Q) 信号是整个系统信号处理成败的关键,以前通常的做法是采用模拟相位检波器得到I、Q信号,其正交性能一般为:幅度平衡在2 % 左右, 相位正交误差在2°左右,即幅相误差引入的镜像功率在- 34dB 左右。这限制了信号处理器性能的提高, 为此, 近年来提出了对低中频直接采样恢复I、Q 信号的数字相位检波器。随着高位、高速A/ D 的研制成功和普遍应用,使得数字相位检波方法的实现成为可能。 对信号进行中频直接采样和数字正交处理后,产生的I 支路和Q 支路信号序列在时间上会错开一个采样间隔,需要进行定序处理,恢复成同步输出的I、Q 两路信号序列。
上传时间: 2016-12-27
上传用户:yxgi5
Cadence® SoC Encounter RTL到GDSII系统为Cadence® Encounter数字集成电路设计平台的一个产品配置。支持超过5000万门180纳米以下工艺的层次化设计
标签: Encounter Cadence reg 1048576
上传时间: 2016-12-28
上传用户:zhenyushaw
数字图像模式识别工程软件设计\第1章\基于图像分析的黄豆质量评估系统
上传时间: 2017-01-04
上传用户:gundan