基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序...
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序...
FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。...
实现LCD1602的字符数字字母等显示功能,结合VHDL语言在Q2下实现...
基于FPGA实现的一种新型数字锁相环...
《数字信号处理的FPGA实现》代码,数字信号处理一些算法的FPGA代码,比较全...
基于VHDL语言的一个新型串行数字通信模块。...
FPGA&CPLD数字电路设计 数字滤波电路 设计...
FPGACPLD数字电路设计经验分享,CPLD...
FPGA/CPLD数字电路设计经验分享,包含许多常见设计问题。...
通过VHDL语言进行数字信号处理的FIR操作,可以很好的实现滤波功能,有很好的作用,...