本文档详细介绍了典型D/A转换DAC0832芯片 该芯片具有8位并行、中速(建立时间1us)、电流型、低廉(10~20元),并介绍了与微机系统的连接
上传时间: 2016-01-20
上传用户:四只眼
一本英文书籍。用来介绍从模拟信号向数字型号的转换。比较适合做音视频的工程是看。
上传时间: 2016-01-21
上传用户:qlpqlq
将数字1,2,3,4等转换为大写的中文壹,贰等最大可以达到100亿,精确到元
上传时间: 2016-01-22
上传用户:l254587896
用C++编写的关于转换数字进制的转换程序,可以实现2进制向任意进制转换
上传时间: 2013-11-26
上传用户:ruan2570406
本设计实际上是将被测模拟量转换为数字量,并进行实时数字显示,主要由以下几部分构成:量程转换电路、AC-DC转换电路、3位半A/D转换单元电路、基准电源单元电路、译码驱动单元以及数码管显示单元。其中A/D转换器选用三位半MC14433,基准电源选用MC1403,译码驱动器则MC14511,另加四个共阴极LED发光数码管。
上传时间: 2013-12-24
上传用户:thinode
cygnal 的模拟数字信号转换程序,可以从光盘上得到该想信息
上传时间: 2016-02-02
上传用户:小鹏
模拟信号转换为数字信号利用VHDL编程的状态机
上传时间: 2014-11-27
上传用户:dongqiangqiang
:在FPGA 上实现了对高频窄带数字信号的下变频和取样率转换,由于完全避免了需要大量逻辑资源的乘法 器和数字振荡器,其结构大为简化,再加上采用了流水处理结构,使其处理速度超过100M 样点每秒,此外它还具有 结构简单,重配置能力强的优点,具有广阔的应用前景
上传时间: 2014-01-17
上传用户:tonyshao
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!
上传时间: 2014-01-02
上传用户:LIKE
在EASYARM实验平台上的数字/模拟转换测试代码
上传时间: 2014-01-24
上传用户:gaome