虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字系统设计

  • 数字系统设计华为绝密资料【整理篇】

    数字系统设计华为绝密资料

    标签: 数字系统设计 华为

    上传时间: 2022-06-02

    上传用户:

  • Verilog数字系统设计教程经典版本

    Verilog数字系统设计教程经典版本

    标签: verilog 数字系统设计

    上传时间: 2022-06-03

    上传用户:

  • Verilog数字系统设计教程-夏宇闻.pdf

    Verilog数字系统设计教程-夏宇闻.pdf

    标签: Verilog

    上传时间: 2022-07-02

    上传用户:

  • Verilog-HDL的数字系统设计入门教程CPLD篇

    本教程的目的是为了帮助大家进行实战演练,熟悉软硬件的相关知识,而不是为了讲解 Verilog HDL语言。所以在学习本教程之前,大家应先学习Verilog HDL的基本语法知识和编程思想,我也写过一个关于Verilog HDL学习建议的文章,大家可以看一下:http://www.5ifpga.com/viewthread.php?tid=106。里面提到的主要参考书目为:·《Verilog数字系统设计教程(第2版)》,夏宇闻编著,北京航空航天大学出版社。·《Verilog HDL数字设计与综合(第二版)》,Samir Palnitkar编著,夏宇闻译,电子工业出版社。·《数字逻辑基础与Verilog设计(原书第2版)》,STEPHEN BROWN编著,夏宁闻译,机械工业出版社。通过本教程的学习,希望大家能掌握以下要点:·LED的基本工作原理;·Quartusll的基本使用方法和设计流程;·利用CPLD进行数字系统设计的流程和方法;·基于Verilog HDL的设计输入方法。

    标签: Verilog-HDL 数字系统 cpld

    上传时间: 2022-07-18

    上传用户:

  • VerilogHDL数字系统设计及其应用

    · 本书系统地介绍了一种在专用集成电路设计领域具有广泛应用前景的硬件描述语言——Verilog HDL语言。利用Verilog HDL语言设计数字逻辑电路和数字系统的新方法,是电子电路设计方法的一次革命性的变化,也是21世纪的电子工程师所必须掌握的专门知识。    本书共分12章。第1章对硬件描述语言进行了概述,并给出了EDA的典型设计流程与有关硬件

    标签: VerilogHDL 数字系统设计

    上传时间: 2013-07-14

    上传用户:qazxsw

  • 数字系统设计-从数字技术基础到ASIC设计的解析

    内容简介本书是“实用电子电路设计从书”之….内容主婆分为隔部分:第一部分是以数字技术的思维方法作为主体论述;第二:部分是从实践角度出发,对数学技术实际应用方法进行详细介绍。其中包括数字电路基础、布尔代数和数字电路的表示方法、基本的数字IC、数字电路的基本功能块、各种数字KC、数字系统的应用等。本书系统全面,内容深人浅出,并附有大量例题和凶示,说明i精细,具有极高的实用性和可操作性,便于读者自学,能使读者迅速掌握广泛应用的逻辑1C.数字系统的设计。本书可供从事电子、通信、计算机等相关专业的技术人员及大学相关专业的本科生、研究生参考,也可作为广大电子爱好者的学习参考读物。

    标签: 数字系统 asic

    上传时间: 2022-06-23

    上传用户:fliang

  • 基于ARMLinux的多道脉冲幅度分析器数字系统设计

    随着电子技术的不断发展,各种智能核仪器逐步走向自动化、智能化、数字化和便携式的方向发展。针对传统的多道脉冲幅度分析器体积大,人机交互不友好,不方便现场分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脉冲幅度分析器的陆续出现填补了这一缺点。 随着电子技术的发展,以ARM为核的处理器技术的应用领域不断扩大,相比较单片机而言,它的主频高、运算速度快,可以满足多道脉冲幅度分析器的苛刻的时间上的要求。而且ARM处理器功耗小,适合于功耗要求比较苛刻的地方,这些方面的特点正好满足了便携式多道脉冲幅度分析器野外勘察的要求。同时,由于以ARM为核的处理器具有丰富的外设资源,这样就简化了外设电路及芯片的使用,降低了功耗并增强了产品的信赖性。另外,ARM芯片可以方便的移植操作系统,为多道脉冲幅度分析器多任务的管理和并行的处理,甚至硬实时功能的实现提供了前提。而且在ARM平台使用嵌入式linux操作系统使多道脉冲幅度分析器的软件易于升级。 智能化和小型化是多道脉冲幅度分析器的发展趋势。智能化要求系统的自动化程度高、操作简便、容错性好。智能化除了需要控制软件外,还需要软件命令的执行者即硬件控制电路来实现相应的控制逻辑,两者的结合才能真正的实现智能化。小型化要求系统的体积小、功耗小、便于携带;小型化除了要求采用微功耗的器件,还要求电路板的尺寸尽量的小且所用元件尽量的少,但小型化的同时必须保持系统的智能化,即不能减少智能化所要求的复杂的逻辑和时序的控制功能。为此采用高集成度的ARM芯片实现控制电路能满意地同时满足智能化和小型化的要求。在研制的多道脉冲幅度分析器中,几乎所有的控制都可以用控制芯片来实现,如阈值设定、自动稳谱以及多道数据采集,在节省了元件的数目和电路板的尺寸的同时仍能保持系统的智能化程度。 Linux内核精简而高效,可修改性强,支持多种体系结构的处理器等,使得它是一个非常适合于嵌入式开发和应用的操作系统。嵌入式Linux可以运行的硬件平台十分广泛,从x86、MIPS、POWERPC到ARM,以及其他许多硬件体系结构。目前在世界范围内,ARM体系结构的SOC逐渐占领32位嵌入式微处理器市场,ARM处理器及技术的应用几乎已经深入到各个领域,例如:工业控制,无线通讯,网络,消费类电子,成像等。 本课题采用三星公司生产的ARM(Advanced RISC Machines,先进精简指令集机器)芯片S3C2410A设计并研制了一种便携式的核数据采集系统设计方案。利用ARM芯片丰富的外设资源对传统的多道脉冲幅度分析器进行改进和简化。系统由前端探测器系统,以及由线性脉冲放大器、甄别电路、控制电路、采样保持电路组成的前置电路,中央处理器模块,显示模块,用户交互模块,存储模块,网络传输模块等多个模块组成。本设计基于ARM9芯片S3C2410,并在此平台上移植了嵌入式linux操作系统来进行任务的调度和处理等。 电路板核心板部分设计采用6层PCB板结构,这样增加了系统可靠性,提高了电磁兼容的稳定性。数据采集系统是多道脉冲幅度分析器的核心,A/D转换直接使用了S3C2410内置的ADC(Analog to Digital Converter,模数转换器),在2.5 MHz的转换时钟下最大转换速度500 KSPS(Kilo-Samples per second,千采样点每秒),满足了系统最低转换时间≤5 μs的要求,并且控制简单,简化了外部接口电路。由于SD(Secure Digital Card,安全数码卡)卡存储容量大、携带方便、成本低等优点,所以设计中采用其作为外部的数据存储设备,其驱动部分采用SD卡软件包,为开发带来了方便。本设计采用640*480的6.4寸LCD(Liquid Crystal Display,液晶显示)屏作为人机交互的显示部分,并且通过Qt/Embedded为系统提供图形用户界面的应用框架和窗口系统。其中包括了波形显示部分和用户菜单设置部分,这样方便了用户操作。系统的数据存取方面是基于SQLite嵌入式小型数据库而进行的。为了方便数据向上位机的传输,系统设计中采用XML(Extensible Markup Language,可扩展标记语言)格式来组织传输的数据,通过基于TCP/IP(Transmission Control Protocol/Internet Protocol)协议的Linux下Socket套接字编程,来进行与上位机或PC(Personal Computer,个人计算机或桌面机)等的连接和数据传输。

    标签: ARMLinux 多道 分析器 脉冲幅度

    上传时间: 2013-04-24

    上传用户:tzl1975

  • 夏宇闻数字逻辑设计

    国内最早推广VERILOG设计方法,有丰富工程实践经验,曾获得包括国家发明二等奖在内的多项国家级奖励,是业界公认的大师。 夏宇闻老师为VERILOG设计方法在中国的推广和应用做了大量工作,曾编写和翻译的著作有《Verilog 数字系统设计教程》、《Verilog HDL 数字设计与综合》、《SystemVerilog 验证方法学》和《数字逻辑基础与Verilog设计》等,为VERILOG设计方法在中国的推广和发展作出了卓越的贡献。夏老师严谨负责,离休后仍贡献余热,担任北京至芯FPGA培训中心顾问。

    标签: 夏宇闻 verilog 逻辑设计

    上传时间: 2015-10-22

    上传用户:xlrenxuanwei

  • 高速数字系统

    高速数字系统设计,对于高速电路板设计是一本难得的实用教材。

    标签: 高速数字 系统

    上传时间: 2016-06-16

    上传用户:lsw2105

  • 《数字系统EDA设计基础》

    《数字系统EDA设计基础》

    标签: EDA 数字系统

    上传时间: 2013-07-27

    上传用户:eeworm