虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字移相器

数字移相器是由移相变压器、数字式相位显示仪、电压电流数显表及电源等单元组成的新一代便携式电工仪器,既能满足三相移相的要求,又能满足单移相器的要求。
  • 光伏并网逆变器的研究及可靠性分析.rar

    随着环境污染和能源短缺问题的日趋严重,寻找一种储备大、无污染的新能源已经上升到世界各国的议事日程。太阳能作为当今最理想环保的能源之一,已经得到了人类越来越广泛的应用。本文以光伏(Photovoltaic—PV)并网发电系统为研究对象,以最大限度利用太阳能、无污染回馈电网为主要目标,开展了光伏并网发电系统的理论研究和仿真,具有重要的现实意义。光伏并网逆变器是光伏并网发电系统中必不可少的设备之一,其效率的高低、可靠性的好坏将直接影响整个光伏发电系统的性能和投资。本文主要研究适用于并网型光伏发电系统的逆变器。 本文以一个完整的光伏并网发电系统为研究对象,重点对单相光伏并网系统进行了全面的分析,并从并网系统的主电路拓扑、控制策略、孤岛效应以及系统的可靠性分析几个方面做了详细的分析和仿真实验。 首先,介绍了国内外光伏并网发电产业的现状,并对光伏并网发电系统的组成结构、优缺点、发展趋势及光伏并网发电系统对逆变器的要求做了简单介绍,对光伏并网发电系统建立了总体认识。 其次,讨论研究了逆变器主电路的拓扑形式,并根据实际情况,选择了无变压器的两级结构,即前级DC/DC变换器和后级DC/AC逆变器,两部分通过DClink连接。前级的DC/DC模块采用Boost拓扑结构,后级的DC/AC逆变器采用逆变全桥实现逆变,向电网输送功率。讨论确定了逆变器输出电流的控制方式,并最终确定了光伏并网发电系统的总体方案。高性能的数字信号处理器芯片(Digital Signal Processor—DSP)的出现,使得一些先进的控制策略应用于光伏并网的控制成为可能。本文以TI公司的数字信号处理器芯片TMS320F2812为核心,设计了控制电路并给出了驱动电路、保护电路的设计以及系统的电磁兼容设计思想。应用MATLAB/Simulink中的工具箱搭建了整个电路模型,进行了仿真实验研究。 再次,我们已经知道孤岛效应问题关系到光伏并网发电系统的安全问题。本文分析了孤岛效应产生的原因、对电网的危害和目前各种常用的被动和主动及外部孤岛效应的检测方法。根据本文涉及的光伏并网发电系统的特点,采用了电压前馈正反馈检测孤岛的方法,然后详细介绍了该方法的原理和实现过程, 并给出了逆变器的反孤岛效应模型和仿真实验结果。仿真结果证明,该方法是可行的,并且达到了IEEE Std.2000—929标准的规定。 光伏系统的可靠性研究对整个系统的经济运行乃至投资决策产生了重要影响。本论文以光伏并网发电系统的基本组成为线索,对各部分进行可靠性分析,对满足一定可靠性水平的光伏并网发电系统进行分析,从而对其的推广使用起到了理论指导作用。 关键词:光伏并网发电系统;逆变器;孤岛效应;DSP;可靠性分析

    标签: 光伏并网 逆变器 可靠性分析

    上传时间: 2013-04-24

    上传用户:daoxiang126

  • 数字化交流方波埋弧焊电源的研究.rar

    数字技术、电力电子技术以及控制论的进步推动弧焊电源从模拟阶段发展到数字阶段。数字化逆变弧焊电源不仅可靠性高、控制精度高而且容易大规模集成、方便升级,成为焊机的发展方向,推动了焊接产业的巨大发展。针对传统的埋弧焊电源存在的体积大、控制电路复杂、可靠性差等问题,本文提出了双逆变结构的焊机主电路实现方法和基于“MCU+DSP”的数字化埋弧焊控制系统的设计方案。 本文详细介绍了埋弧焊的特点和应用,从主电源、控制系统两个方面阐述了数字化逆变电源的发展历程,对数字化交流方波埋弧焊的国内外研究现状进行了深入探讨,设计了双逆变结构的数字化焊接系统,实现了稳定的交流方波输出。 根据埋弧焊的电弧特点和交流方波的输出特性,本文采用双逆变结构设计焊机主电路,一次逆变电路选用改进的相移谐振软开关,二次逆变电路选用半桥拓扑形式,并研究了两次逆变过程的原理和控制方式,进行了相关参数计算。根据主电路电路的设计要求,电流型PWM控制芯片UC3846用于一次逆变电路的控制并抑制变压器偏磁,选择集成驱动芯片EXB841作为二次逆变电路的驱动。 本课题基于“MCU+DSP”的双机主控系统来实现焊接电源的控制。其中主控板单片机ATmega64L主要负责送丝机和行走小车的速度反馈及闭环PI运算、电机PWM斩波控制以及过压、过流、过热等保护电路的控制。DSP芯片MC56F8323则主要负责焊接电流、焊接电压的反馈和闭环PI运算以及控制焊接时序,以确保良好的电源外特性输出。外部控制箱通过按键、旋转编码器进行焊接参数和焊接状态的给定,预置和显示各种焊接参数,快速检测焊机状态并加以保护。 主控板芯片之间通过SPI通讯,外部控制箱和主控板之间则通过RS—485协议交换数据。通过软件设计,实现焊接参数的PI调节,精确控制了焊接过程,并进行了抗干扰设计,解决了影响数字化埋弧焊电源稳定运行的电磁兼容问题。 系统分析了交流方波参数的变化对焊接效果的影响,通过对焊接电流、焊接电压的波形分析,证明了本课题设计的埋弧焊电源能够精确控制引弧、焊接、 收弧等焊接时序,并可以有效抑制功率开关器件的过流和变压器的偏磁问题,取得了良好的焊接效果。 最后,对数字化交流方波埋弧焊的控制系统和焊接试验进行了总结,分析了系统存在的问题和不足,并指出了新的研究方向。 关键词:埋弧焊;交流方波;数字化;逆变;软开关技术

    标签: 数字化 交流 埋弧焊

    上传时间: 2013-04-24

    上传用户:kjgkadjg

  • 单相非隔离型光伏并网逆变器的研究.rar

    在能源枯竭与环境污染问题日益严重的今天,新能源的开发与利用愈来愈受到重视。太阳能是当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一。其中太阳能光伏利用受到世界各国的普遍关注。而太阳能光伏并网发电是太阳能光伏利用的主要发展趋势,必将得到快速的发展。在并网型光伏发电系统中,逆变器是系统中最末一级或唯一一级能量变换装置,其效率的高低、可靠性的好坏将直接影响整个并网型系统的性能和投资。按照不同的标准光伏并网逆变器的拓扑结构分为很多种,本文主要研究单相非隔离型光伏并网逆变器。 文章首先概述了光伏并网系统的发展情况并分析了当前国际金融危机对光伏产业的影响。其次,分析了当前国际市场上主要的光伏逆变器产品的特点,概括了光伏并网系统中光伏阵列的配置。随后,本文以单相全桥拓扑为模型分析了非隔离型并网系统在采用不同的PWM调制策略下的共模电流,指出了抑制共模电流需满足的条件。对于全桥和半桥拓扑,分析了不同的滤波方式对共模电流抑制的影响。总结了能够抑制共模电流的实用电路拓扑并提出了一种能够抑制共模电流的新拓扑。对不同拓扑的损耗情况在文章中进行了比较。 对于非隔离型并网系统中的逆变器易向电网注入直流分量的问题,首先分析了直流分量产生的原因及其导致变压器产生的直流偏磁饱和现象。在此基础上,总结了抑制直流分量的方法,指出了半桥拓扑能够抑制直流分量。对于并网电流的控制,工程上通常采用比例积分控制器,而比例积分控制器在理论上无法实现无静差控制,因此,本文对能够实现无静差控制的比例谐振控制器进行了简要分析。最后,在非隔离型1.5kW实验平台上对共模电流和直流分量的抑制方法进行了验证。

    标签: 单相 光伏并网 非隔离型

    上传时间: 2013-07-30

    上传用户:科学怪人

  • 车载数字开关电源的研究与实现.rar

    在以节能、环保和安全为中心的现代汽车中,电气设备越来越多,电气负荷越来越大,用新的42V车载电源系统取代现有的14V电源系统将是大势所趋。目前车载开关电源大都采用模拟控制方案,具有很多缺点,因此非常有必要研究数字控制方案,以便提高变换性能。鉴于此,开展了以车载数字开关电源的理论与设计为对象的研究内容: 基于L4981B的Boost DC/DC变换器的实现。在Boost DC/DC变换器理论分析的基础上,利用有源PFC电路板,基于模拟控制器L4981B制作成最大输出功率1kW的24VDC-42VDC变换器。 基于TL494的推挽DC/DC和Boost DC/DC变换器的实现。在推挽变换器理论分析的基础上,基于模拟控制器TL494进行了功率电路、控制电路和保护电路的原理图设计和PCB设计,制作成最大输出功率0.5kW、系统效率87%的24VDC-42VDC车载开关电源。利用此电路板,基于模拟控制器TL494制作成最大输出功率1kW的24VDC-42VDC变换器。 基于TMS320F2808的Boost DC/DC变换器和单相逆变器的实现。在Boost DC/DC变换器和单相逆变器相关理论分析的基础上,采用数字PI控制,基于数字控制器TMS320F2808进行了功率电路、输出电压闭环控制电路、检测电路和驱动电路的原理图设计和PCB设计以及软件设计,制作成额定输出功率0.5kW、系统效率86%的24VDC-42VDC车载数字开关电源和24VDC-97VDC-330VDC、42VDC-24VAC变换器。

    标签: 车载 数字 开关电源

    上传时间: 2013-07-04

    上传用户:dong

  • 单相光伏并网逆变器的研究.rar

    逆变器作为光伏阵列和电网接口的主要设备,它的性能决定着整个光伏发电系统的性能。为了将光伏阵列产生的电能最大限度地馈入电网,并提高其运行的稳定度、可靠性和精确度,必须对并网逆变器的主电路拓扑选择、滤波器参数设计及其控制策略选取等进行深入研究。 论文首先分析了光伏发电的国内外发展现状和应用前景,对光伏并网发电系统的种类、结构和并网标准进行了综述。针对众多适用于光伏并网的逆变器拓扑进行了详细的比较分析,最终确定了一台单相满载功率1kW、并网电压220V的逆变器拓扑及其主电路参数,对其输出滤波器参数进行设计,并对其进行了幅频特性分析。 其次,详细分析和研究逆变器的并网控制策略,确定了在独立工作模式下的瞬时电压控制策略和在并网工作模式下的瞬时电流控制策略。根据选定的控制策略分别对其控制系统进行了建模和闭环参数设计,并利用Sabet软件进行系统仿真,验证了系统建模和设计的正确性。 接着,在分析光伏阵列特性的基础上,总结和比较了常用的几种MPPT(Maximum Power Point Tracking)控制方法,通过扰动观测法对并网逆变器输出电流的控制,实现了光伏阵列的MPPT,并给出了设计方案和实验验证。 最后,根据以上分析结果,研制了一台基于DSP控制的光伏并网逆变器的试验样机,并详述了其软硬件的设计方案,给出了相关实验结果。

    标签: 单相 光伏并网 逆变器

    上传时间: 2013-04-24

    上传用户:天天天天

  • 大功率三相逆变器控制与并联技术研究.rar

    三相逆变器作为交流供电电源的主要部分,广泛地应用于电动车、电力设备、产业设备、交通车辆等领域。逆变器的并联控制技术以其广泛的应用前景也得到越来越深入地研究。人们对逆变电源的要求越来越高,高性能、高可靠性的大功率逆变器就是当今逆变电源的发展趋势之一。提高逆变电源容量主要有两个途径,设计大功率的逆变器和采用逆变器并联技术实现电源模块化。 为此,本文以两台400kVA组合式三相逆变器为对象,采用全数字化控制方式,主要研究了大功率三相逆变器的波形控制技术和并联控制技术。本文围绕大功率组合式三相逆变器,对其主电路结构、系统的数学模型、波形控制技术以及并联系统模型、并联控制方案进行了较为详细的分析和研究。分析了适用于大功率的组合式三相逆变器结构,并给出了400kVA组合式三相逆变器的主电路设计。建立和分析了组合式三相逆变器在ABC、αβ、dq 坐标系下的数学模型。针对大功率组合式三相逆变器,采用在dq 坐标系下的三相电压闭环统一控制方案。为了使大功率三相逆变器得到较好的输出电压波形质量,采用PID 瞬时值电压反馈控制和重复控制并联结合的控制方案。分析了PID 控制器和重复控制器的原理,并针对400kVA 三相逆变器的系统性能,给出了相应数字PID 控制器和重复控制器的设计。并利用Matlab 建立了系统的仿真模型,给出了理论研究结果。提出了有效提高系统动态性能的两种方法:加负载电流前馈和动态过程中强制改变改变调制比。介绍了大功率三相逆变器的短路限流保护技术,提出了采用瞬时值限流电路和单独的软件限流环相结合的方案,保证大功率三相逆变器在短路时自动限流保护。对两台大功率三相逆变器组成的并联系统的结构、环流特性及逆变器的输出功率进行了分析。详细分析了输出阻抗特性不同时,逆变器环流和输出功率分配的差异,得出了输出阻抗对环流和功率影响的一般规律。针对大功率三相逆变器并联系统,采用基于功率误差的分散逻辑控制方案。分析了基于功率误差的分散逻辑控制原理,逆变器输出功率的检测和母线信号综合的脉宽调制原理。根据400kVA 三相逆变器并联系统的输出阻抗特性,采用了无功调节输出电压幅值和同步锁相实现相位同步的并联控制策略。 本文最后在两台400kVA组合式三相逆变器样机上得到了实验验证。实验结果进一步验证了大功率三相逆变器的波形控制和并联控制策略有效可行性。

    标签: 大功率 三相逆变器 控制

    上传时间: 2013-07-03

    上传用户:coolloo

  • 基于DSP的逆变电源数字控制技术的研究.rar

    随着现代科技的迅速发展,逆变电源的应用越来越广泛。同时,各行各业对逆变电源的性能也提出了更高的要求。好的逆变电源输出波形要求不但具有高的稳态性能,还应有快的动态响应。单一的控制策略很难同时满足这两方面的要求。因此,各种控制策略取长补短、相互渗透,构成复合控制器,是一种趋势所在。 本文讨论了当今各种比较流行的数字控制策略的优缺点,重点分析了无差拍控制和重复控制这两种控制策略的控制原理,并对其控制算法做了适当改进。无差拍控制动态性能极佳,但其稳态性能不理想,尤其是在带非线性负载时输出电压波形的总谐波畸变较大;而重复控制恰恰相反,它有着很好的稳态性能,但由于周期延迟环节的存在,控制指令不是立即输出,而是滞后一个参考周期才输出,使其动态性能较差。本文采用单相全桥拓扑结构为逆变器主电路,建立了它的连续状态空间模型和离散状态空间模型,分析了它的开环输出特性,并分别阐述了改进的无差拍控制器和重复控制器参数的设计方法。 文章提出将改进的无差拍控制和重复控制这两种控制策略相结合,组成复合控制策略。利用MATLAB建立了控制系统的仿真模型,仿真实验结果证明该复合控制策略能使逆变电源获得理想的稳态和动态性能。最后介绍了以高性能数字信号处理器TMS320F2812为控制核心的逆变电源控制系统的软硬件设计。

    标签: DSP 逆变电源数字 控制技术

    上传时间: 2013-07-31

    上传用户:liber

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720

  • 数字电视传输系统中LDPC码编码器的研究与FPGA实现.rar

    自香农先生于1948年开创信息论以来,经过将近60年的发展,信道编码技术已经成为通信领域的一个重要分支,各种编码技术层出不穷。目前广泛研究的低密度奇偶校验(LDCP)码是由R.G.Gallager先生提出的一种具有逼近香农限性能的优秀纠错码,并已在数字电视、无线通信、磁盘存储等领域得到大量应用。 目前数字电视已经成为最热门的话题之一,用手机看北京奥运,已经成为每一个中国人的梦想。最近两年我国颁布了两部与数字电视有关的通信标准,分别是数字电视地面传输标准(DMB-TH)和移动多媒体(CMMB)即俗称的手机电视标准。数字电视正与每个人走得越来越近,我国预期在2015年全面实现数字电视并停止模拟电视的播出。作为数字电视标准的核心技术之一的前向纠错码技术已经成为众多科研单位的研究热点,相应的编解码芯片更成为重中之重。在DMB-TH标准中用到了LDPC码和BCH码的级联编码方式,在CMMB标准中用到了LDPC码和RS码的级联编码方式,在DVB-S2标准中用到了LDPC码和BCH码的级联编码方式。 本论文以目前最重要的三个与数字电视相关的标准:数字电视地面传输标准(DMB-TH)、手机电视标准(CMMB)以及数字卫星电视广播标准(DVB-S2)为切入点,深入研究它们的编码方式,设计了这三个标准中的LDPC码编码器,并在FPGA上实现了前两个标准的编码芯片,实现了DMB-TH标准中0.4、0.6以及0.8三种码率的复用。在研究CMMB标准中编码器设计时,提出一种改进的LU分解算法,该分解方式适合任意的H矩阵,具有一定的广泛性。测试结果表明,芯片逻辑功能完全正确,速度和资源消耗均达到了标准的要求,具有一定的商用价值。

    标签: LDPC FPGA 数字电视

    上传时间: 2013-07-07

    上传用户:327000306

  • 基于FPGA的高速IIR数字滤波器设计与实现.rar

    数字滤波器是现代数字信号处理系统的重要组成部分之一。ⅡR数字滤波器又是其中非常重要的一类虑波器,因其可以较低的阶次获得较高的频率选择特性而得到广泛应用。 本文研究了ⅡR数字滤波器的常用设计方法,在分析各种ⅡR实现结构的基础上,利用MATLAB针对并联型结构的ⅡR数字滤波器做了多方面的仿真,从理论分析和仿真情况确定了所要设计的ⅡR数字滤波器的实现结构以及中间数据精度。然后基于FPGA的结构特点,研究了ⅡR数字滤波器的FPGA设计与实现,提出应用流水线技术和并行处理技术相结合的方式来提高ⅡR数字滤波器处理速度的方法,同时又从ⅡR数字滤波器的结构特性出发,提出利用ⅡR数字滤波器的分解技术来改善ⅡR滤波器的设计。在ⅡR实现方面,本文采用Verilog HDL语言编写了相应的硬件实现程序,将内置SignalTap Ⅱ逻辑分析器的ⅡR设计下载到FPGA芯片,并利用Altera公司的SignalTap Ⅱ逻辑分析仪进行了定性测试,同时利用HP频谱仪进行定性与定量的观测,仿真与实验测试结果表明设计方法正确有效。

    标签: FPGA IIR 数字

    上传时间: 2013-04-24

    上传用户:rockjablew