用51单片机实现数字钟 利用数码管、I/O口实现数字钟的计数功能,并显示在数码管上
上传时间: 2013-12-24
上传用户:franktu
数字时钟 时钟能够显示分、秒; 电路具有可调时功能; 电路具有声音报时功能; 时间能够显示时; 提高时钟准确度。
上传时间: 2014-01-20
上传用户:zhenyushaw
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。
上传时间: 2016-03-14
上传用户:671145514
程序简洁的单片机6位数字钟,程序简洁的单片机6位数字钟。
上传时间: 2014-01-23
上传用户:洛木卓
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
上传时间: 2016-03-16
上传用户:nanfeicui
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远远高于使用单片机或模拟方式实现的系统,外围电路简单。该数字频率计达到预期要求,实现了可变量程测量,测量范围0.1Hz—9999MHz,精度可达0.1Hz。
上传时间: 2016-03-20
上传用户:qq521
采用Verilog HDL语言编写的多功能数字钟,包括四个功能:时间显示与设置、秒表、闹钟、日期显示与设置,源代码对FPGA和CPLD学习者价值很高,
上传时间: 2016-03-21
上传用户:270189020
将模拟温度传感器与数字转换接口电路集成在一起,就成为具有数字输出能力的数字温度传感器用ARM嵌入式系统设计
上传时间: 2016-03-21
上传用户:kristycreasy
是基于EDA系统上的一24小时制的数字钟设计,利用EDA系统通过Quartus2直接运行。
上传时间: 2014-01-11
上传用户:13681659100
用AT89C2051单片机制作的数字电容表 包括源代码和仿真电路 直观 适合没有硬件的朋友
上传时间: 2014-01-15
上传用户:笨小孩