本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim
上传时间: 2013-07-21
上传用户:ve3344
·VHDL硬件描述语言与数字逻辑电路设计
上传时间: 2013-04-24
上传用户:李彦东
基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2013-08-18
上传用户:问题问题
本设计要实现一个具有预置数的数字钟的设计,具体要求如下:\r\n1. 正确显示年、月、日 \r\n2. 正确显示时、分、秒 \r\n3. 具有校时,整点报时和秒表功能 \r\n4. 进行系统模拟仿真和下载编程实验,验证系统的正确性 \r\n
上传时间: 2013-09-01
上传用户:ysjing
基于单片机的数字钟设计电路图,以及PCB仿真图。
上传时间: 2013-09-11
上传用户:dajin
模拟和数字电子电路基础
标签: Foundations Electronic Circuits Agarwal
上传时间: 2013-11-15
上传用户:fdfadfs
多功能数字钟的VHDL设计
上传时间: 2013-10-29
上传用户:swz13842860183
跟我学数字电子电路
标签: 数字电子电路
上传时间: 2013-11-15
上传用户:teddysha
为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6 μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。
上传时间: 2013-10-09
上传用户:小鹏
跟我学模拟数字电子电路
上传时间: 2014-12-23
上传用户:angle