应用VHDL、CPLD、EDA开发软件设计数字系统,能够显著增强设计的灵活性,提高产品的性能,减轻设计的工作量,缩短设计周期。传统的“固定功能集成块+连线”的设计方法正逐步地缩小应用范围,而基于芯片的设计方法正成为电子系统设计的主流。VHDL语言、CPLD/FPGA、EDA开发软件已成为设计复杂数字电路系统的重要工具。
上传时间: 2014-12-08
上传用户:Yukiseop
1.有三根杆子A,B,C。A杆上有若干碟子 2.每次移动一块碟子,小的只能叠在大的上面 3.把所有碟子从A杆全部移到C杆上 经过研究发现,汉诺塔的破解很简单,就是按照移动规则向一个方向移动金片: 如3阶汉诺塔的移动:A→C,A→B,C→B,A→C,B→A,B→C,A→C 此外,汉诺塔问题也是程序设计中的经典递归问题
上传时间: 2016-07-25
上传用户:gxrui1991
《数字系统设计与VerilogHDL》 阐述数字系统设计方法,重点对用vhdl设计开发常用的数字电路和数字系统进行具体阐述,配合大量设计实例。
标签: VerilogHDL 数字系统设计 数字系统 设计方法
上传时间: 2013-12-28
上传用户:zhaoq123
EWB的实习报告 1 熟悉Multisim9的基本操作。 2 学会利用Multisim9进行电路的设计与仿真,掌握一定的电路测试方法。 3 通过实习,能在Multisim9虚拟平台中设计简单的模拟电路及数字电路,并利用虚拟仪器及软件提供的分析方法,对电路进行仿真
上传时间: 2016-12-24
上传用户:685
本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点 结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusⅡ的集成开发环境下编写HDL代码,进行综合 利用QuartusⅡ内部的仿真器对设计做脉冲响应仿真和验证。
上传时间: 2017-01-24
上传用户:Miyuki
本课程设计完成了数字电子钟的设计,数字电子钟是一种用数字显示秒、分、时的计时装置,由于数字集成电路技术的发展和采用了先进的石英技术,它使数字钟具有走时准确、性能稳定、携带方便等优点。数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及办公室等公共场所,给人们的生活带来极大的方便。在这里我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来用于实际,来培养我们的综合分析和设计电路的能力。
标签: 数字电子钟
上传时间: 2017-03-06
上传用户:努力努力再努力
用VHDL 语言设计交通灯控制系统, 并在MAX+PLUS II 系统对FPGA/ CPLD 芯片进行下载, 由于生成的是集成化的数字电 路, 没有传统设计中的接线问题, 所以故障率低、可靠性高, 而且体积小。体现了EDA 技术在数字电路设计中的优越性。
上传时间: 2013-12-28
上传用户:zhengzg
集成音频功率放大器电路是一种可以采用数控方式产生计数脉冲实现音量调节的装置, 从原理上讲是一种典型的数字电路和模拟集成电路的组合和综合运用,因此,我们此次设计就是为了了解数控电路和功率放大电路的原理,从而学会制作数字控制电路而且通过制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。
上传时间: 2017-06-12
上传用户:daguda
书籍:数字集成电路设计透视,一本好书,值得数字电路开发者学习!
上传时间: 2017-09-18
上传用户:asasasas
华为同步电路设计规范,设计数字电路时很好的参考。
上传时间: 2017-09-19
上传用户:cc1015285075