本教程配套CT-SOPCx 系列FPGA/SOPC 学习套件(对于该套件的相关内容请参考附录。)以实践为基 础,适合具备基本的数字电路设计基础的初学者。
上传时间: 2017-03-18
上传用户:wab1981
无限脉冲响应数字滤波器的设计,该书中系统介绍了数字滤波器的基本概念,模拟滤波器的设计,用脉冲响应不变法设计IIR数字低通滤波器,用双线性变换法设计IIR数字低通滤波器,数字高通、带通和带阻滤波器的设计,IIR 数字滤波器的直接设计法
上传时间: 2014-01-17
上传用户:tyler
这是一个用MSP430单片机设计的基于FYD12864LCD的数字电压表的C程序。系统主要实现对电压的测量。其中,ADC采用MSP430149单片机内部自带的12位AD转换器。输入信号的最大值为+2.5V,你也可以选择其他参考源,使输入信号最大可达+3.3V。
上传时间: 2013-12-21
上传用户:zhaiye
数字电子钟是一种精确的计时工具,它精确显示秒、分、时,是一种比传统机械表更灵活方便的钟表。还可附加闹铃,报时等功能。因而在日常生活的各种领域应用广泛。数字电子钟由秒信号发生器、“时、分、秒”计数器,译码器及显示器,校时电路组成。秒信号发生器是整个系统的时基信号,作为秒脉冲送入计数器,计数结果通过“时、分、秒”译码器显示时间
上传时间: 2013-12-26
上传用户:hullow
数字信号处理实验,数字滤波器设计,包括低通,高通,带通等
上传时间: 2017-07-02
上传用户:CHINA526
基2的FFT变换,带采样,结果输出到文件
上传时间: 2013-12-11
上传用户:1159797854
//温度数码管显示演示程序 //数码管位选信号 :由右到左为P20、P21、P22、P23、P24、P33 //数码管数据线 :P0口 //数码管数字码 :0 0xC0 1 0xF9 2 0xA4 3 0xB0 4 0x99 5 0x92 6 0x82 7 0xF8 8 0x80 9 0x90 //数码管带点码 :0 0x40 1 0x79 2 0x24 3 0x30 4 0x19 5 0x12 6 0x02 7 0x78 8 0x00 9 0x10 //18B20端口DQ :P27
上传时间: 2014-01-22
上传用户:古谷仁美
同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正确的设计结果,同时利用中小容量的FPGA实现了同步数字复接功能。 基群速率数字信号的合成设备和分接设备是电信网络中使用较多的关键设备,在数字程控交换机的用户模块、小灵通基站控制器和集团电话中都需要使用这种同步数字复接设备。近年来,随着需要自建内部通信系统的公司和企业不断增多,同步数字复接设备的使用需求也在增加。FPGA(现场可编程门阵列)器件的高性能简化了数字通信系统的设计与实现。本文基于FPGA的技术特点,结合数字复接技术的基本原理,实现了基群速率(2048kbps)数字信号的数字分接与复接。
上传时间: 2013-12-20
上传用户:ommshaggar
自己做的: (一)用双线性变换法设计并用实验系统实现一个三阶的契比雪夫Ⅰ型低通数字滤波器,其采样频率Fs =8KHz,1DB通带边界频率为fp=2KHz。 (二)用双线性变换法设计并用实验系统实现一个三阶的契比雪夫Ⅱ型高通数字滤波器,其采样频率Fs =16KHz,阻带边界频率为fst =4KHz,As=20dB。
上传时间: 2013-12-25
上传用户:D&L37
本文基十遗传算法(CA)理论,对基本遗传算法作了一些改进和补充,并 在给定技术指标的前提下,利用改进的遗传算法直接设计FIR, IIR数字滤波器, 取得了较好的设计效果。全文分为五章。
上传时间: 2017-08-30
上传用户:yan2267246