FPGA数字钟的设计,用VHDL语言编程,max+plus仿真,可在实际电路中验证
标签: 数字
上传时间: 2013-09-02
上传用户:packlj
数字设计——CPLD应用与VHDL源文件,很不错的,希望能对大家有用
标签: CPLD VHDL 数字设计
上传时间: 2013-09-03
上传用户:wkchong
CPLD数字电路设计硬件描述语言一例+一本经典教材,入门专用
标签: CPLD 数字 电路设计 硬件描述语言
上传时间: 2013-09-04
上传用户:as275944189
在EDA中,基于数字频率合成器的FPGA实现
标签: FPGA EDA 数字频率合成器
上传用户:hanli8870
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上\r\n述四种时钟类型的任意组合。
标签: FPGA PLD 时钟
上传用户:yelong0614
数字滤波器的FPGA实现,verilogHDL
标签: verilogHDL FPGA 数字滤波器
上传时间: 2013-09-05
上传用户:雨出惊人love
CPLD/FPGA是目前诮用最为广泛的两种可编程专用集成电路(ASIC),特别适合于产品的样品开发与小批量生产。本书从现代电子系统设计的角度出发,以全球著名的可编程逻辑器件供应商Xilinx公司的产品为背景,系统全面地介绍该公司的CPLD/FPGA产品的结构原理、性能特点、设计方法以及相应的EDA工具软件,重点介绍CPLD/FPGA在数字系统设计、数字通信与数字信号处理等领域中的应用。\r\n 本书内容新颖、技术先进、由浅入深,既有关于大规模可编辑逻辑器件的系统论述,又有丰富的设计应用实例。对于从事各类
标签: CPLD FPGA 数字系统设计 电子书
上传时间: 2013-09-06
上传用户:Maple
基于单片机的数字钟设计电路图,以及PCB仿真图。
标签: 单片机 数字钟设计 电路图
上传时间: 2013-09-11
上传用户:dajin
是PROTEL计设的说明文档,说明如何提高计效率,提高设计质量,减少设计中的环节
标签: PROTEL 文档
上传时间: 2013-09-18
上传用户:wd450412225
数字电路仿真,数字电路课程设计,proteus仿真,详细电路图
标签: 数字电路 仿真
上传时间: 2013-09-25
上传用户:ynsnjs