虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字<b>移相器</b>

  • 用于5g终端的毫米波多波束天线

    PCB电路如微带电路有较为显著的介质和辐射损耗,而传统金属波导虽然损耗低、信号干扰小,但其结构很难做到小型化和集成。因此这两种结构不适用于要求低功耗且空间尺寸受限的移动终端。采用基片集成波导(SIW)可同时降低损耗和增加可集成性,其兼备了金属波导和平面电路的优良属性,是未来5G毫米波终端应用场景最佳的选项之一。本文的主要内容包括:对SIw、波柬扫描阵、缝隙天线阵和Butler知阵多波束馈电网络等基本原理进行了简要的回顾。此四方面的知识是本文所有设计的理论支撑。系统梳理了siw.缝隙天线阵的设计步骤和Butler矩阵馈电网络的分析方法。提出了将4 x4 Butler矩阵多波束馈电网络用于木来5G终端天线的设计以实现多波束宽角度高增益信号覆盖、本文选择采用了多被束方案,并结合了sG移动终端设计了适用于5G终端的4x4 Buter矩阵多波束馈电网络和缝隙天线阵,加工测试表明多波束方案基本可满足未来5G终端天线的要求。在传统4x4 Butler的基础上,提出和设计了一款改进型的4x4 SIW Butler矩阵。从理论上验证了方案的可行性且推导了各个器件须满足的条件。新设计的Butler矩阵其核心是将移相器归入到3dB定向耦合器的设计中。仿真和测试结果表明,改进型的4x4 SIW Butler矩阵不仅拥有更好的输出幅相平坦度还具有比传统4x4 SIW Butler矩阵更高的设计灵活性。设计了一款3x3 SIw Butler矩阵。首先给出了该款矩阵的设计思路来源,然后从原理上验证了此矩阵设计的可行性和详细地推导出了3x3 Butler短阵的结构和器件参数。仿真和结果表明,该型Butler矩阵比4×4 SIW Butler矩阵尺寸更小、结构更简单,但具有和4×4 SIW Buter矩阵相当的增益值和波束覆盖范围。

    标签: PCB 5g 毫米波 天线

    上传时间: 2022-06-20

    上传用户:

  • X波段机载相控阵雷达目标模拟器射频前端研究.

    现代雷达系统日益复杂,在设计、调试雷达系统的过程中,不可避免的需要雷达的回波信号,为了提高雷达设计效率,人们逐渐开始对雷达回波信号模拟技术进行研究,以求用模拟产生的信号代替实际的雷达回波信号,把雷达系统设计和维护过程中所需的费用降到最低。现在,雷达信号模拟技术逐步取得发展,成为雷达技术的一个重要分支,而雷达信号模拟器的研制成为国内外军事研究领域的热门方向.所有无线电系统中都会包含射频前端,射频前端的主要作用是将基带信号经过调制、上混频、放大后送至天线发射,或是将天线接收到的信号放大、下混频、解调,最后输出基带信号.本课题正是对某机载相控阵雷达目标模拟器射频前端的研究。该射频前端系统包括两个部分:发射机通道和射频功率合成网络,发射机通道由三条杂波信号通道和一条目标信号通道组成,每条通道相当于一台射频发射机.在发射机通道中首先对基带1、Q信号进行调制,然后两次上混频使输出信号到达x波段。射频功率合成网络主要的功能是使用功分器将目标信号一分为四,利用数控衰减器对四路目标信号进行方向图增益调制,调制后其中一路信号送至天线系统,另外三路分别与三路杂波信号功率合成,最后输出至雷达,该项目中笔者主要负责对整体方案和指标的论证,多路信号幅相平衡度的调整,x波段0/i移相器的设计与实现,整机的功能指标测试,与其它分机联调等工作.本文首先介绍了该机载相控阵雷达目标模拟器的整体方案,然后对无线发射机系统进行了分析,接下来对射频前端方案进行论证,之后详述了多路信号幅相校正的方法与0/n移相器的研制,给出了射频前端系统的测试结果.

    标签: 雷达

    上传时间: 2022-06-20

    上传用户:

  • 单相数字式光伏并网逆变器的研究与设计.rar

    近年来,光伏发电技术取得了长足的进步,太阳能已经成为当今能源的一个重要补充。光伏并网发电是太阳能大规模利用的必然趋势。本文以光伏并网发电系统的核心设备并网逆变器为研究对象,首先给出了单相光伏并网逆变器的详细的硬件设计过程,然后对光伏阵列的最大功能点跟踪、逆变器的特性及控制方法、并网系统的人机交互子系统等进行了深入的研究。 并网逆变器的硬件设计是整个系统的基础和难点之一。本文设计了1套额定功率为3KW的两级式光伏并网逆变器,采用F2812DSP作为系统的控制核心。文章对整个硬件的设计过程和电路原理进行了详细分析。 为提高系统效率,光伏阵列都要求工作在最大功率点处。本文在分析了各种MPPT方法的优缺点的基础上,提出了基于移相全桥电路的电导增量法,给出了整个算法在DSP中的实现过程。 并网逆变器输出级的跟踪控制技术是系统设计的关键点之一。本文详细分析了逆变器输出级的电路工作模式和数学模型,深入分析了T型输出滤波器的原理及电网电压对输出电流的影响,提出了基于前馈补偿的数字PI控制,并给出了其在DSP中的实现过程。 为完成对并网系统的监控和设置,设计了人机交互子系统,该系统是一个小型嵌入式系统,用MODBUS协议实现了子系统和控制系统的通信。本文详细分析了整个子系统的软硬件设计过程。 最后,对整个系统进行了实验验证,结果表明了系统方案的可行性,系统实现了稳定可靠运行。

    标签: 单相 光伏并网 数字式

    上传时间: 2013-05-26

    上传用户:88mao

  • FPGA技术在全数字化超声诊断仪中的应用研究

    数字超声诊断设备在临床诊断中应用十分广泛,研制全数字化的医疗仪器已成为趋势。尽管很多超声成像仪器设计制造中使用了数字化技术,但是我们可以说现代VLSI 和EDA 技术在其中并没有得到充分有效的应用。随着现代电子信息技术的发展,PLD 在很多与B 型超声成像或多普勒超声成像有关的领域都得到了较好的应用,例如数字通信和相控雷达领域。 在研究现代超声成像原理的基础上,我们首先介绍了常见的数字超声成像仪器的基本结构和模块功能,同时也介绍了现代FPGA 和EDA 技术。随后我们详细分析讨论了B 超中,全数字化波束合成器的关键技术和实现手段。我们设计实现了片内高速异步FIFO 以降低采样率,仿真结果表明资源使用合理且访问时间很小。正交检波方法既能给出灰度超声成像所需要的回波的幅值信息,也能给出多普勒超声成像所需要的回波的相移信息。我们设计实现了基于直接数字频率合成原理的数控振荡器,能够给出一对幅值和相位较平衡的正交信号,且在FPGA 片内实现方案简单廉价。数控振荡器输出波形的频率可动态控制且精度较高,对于随着超声在人体组织深度上的穿透衰减,导致回波中心频率下移的声学物理现象,可视作将回波接收机的中心频率同步动态变化进行补偿。 还设计实现了B 型数字超声诊断仪前端发射波束聚焦和扫描控制子系统。在单片FPGA 芯片内部设计实现了聚焦延时、脉宽和重复频率可动态控制的发射驱动脉冲产生器、线扫控制、探头激励控制、功能码存储等功能模块,功能仿真和时序分析结果表明该子系统为设计实现高速度、高精度、高集成度的全数字化超声诊断设备打下了良好的基础,将加快其研发和制造进程,为生物医学电子、医疗设备和超声诊断等方面带来新思路。

    标签: FPGA 全数字 中的应用 超声诊断仪

    上传时间: 2013-06-18

    上传用户:hfmm633

  • 全数字化超声诊断仪中的应用研究

    数字超声诊断设备在临床诊断中应用十分广泛,研制全数字化的医疗仪器已成为趋势。尽管很多超声成像仪器设计制造中使用了数字化技术,但是我们可以说现代VLSI 和EDA 技术在其中并没有得到充分有效的应用。随着现代电子信息技术的发展,PLD 在很多与B 型超声成像或多普勒超声成像有关的领域都得到了较好的应用,例如数字通信和相控雷达领域。 在研究现代超声成像原理的基础上,我们首先介绍了常见的数字超声成像仪器的基本结构和模块功能,同时也介绍了现代FPGA 和EDA 技术。随后我们详细分析讨论了B 超中,全数字化波束合成器的关键技术和实现手段。我们设计实现了片内高速异步FIFO 以降低采样率,仿真结果表明资源使用合理且访问时间很小。正交检波方法既能给出灰度超声成像所需要的回波的幅值信息,也能给出多普勒超声成像所需要的回波的相移信息。我们设计实现了基于直接数字频率合成原理的数控振荡器,能够给出一对幅值和相位较平衡的正交信号,且在FPGA 片内实现方案简单廉价。数控振荡器输出波形的频率可动态控制且精度较高,对于随着超声在人体组织深度上的穿透衰减,导致回波中心频率下移的声学物理现象,可视作将回波接收机的中心频率同步动态变化进行补偿。 还设计实现了B 型数字超声诊断仪前端发射波束聚焦和扫描控制子系统。在单片FPGA 芯片内部设计实现了聚焦延时、脉宽和重复频率可动态控制的发射驱动脉冲产生器、线扫控制、探头激励控制、功能码存储等功能模块,功能仿真和时序分析结果表明该子系统为设计实现高速度、高精度、高集成度的全数字化超声诊断设备打下了良好的基础,将加快其研发和制造进程,为生物医学电子、医疗设备和超声诊断等方面带来新思路。

    标签: 全数字 中的应用 超声诊断仪

    上传时间: 2013-05-30

    上传用户:tonyshao

  • VIP专区-嵌入式/单片机编程源码精选合集系列(83)

    VIP专区-嵌入式/单片机编程源码精选合集系列(83)资源包含以下内容:1. TI MSP430 I2C模块实现 日历时钟系统设计方案的源码 全部代码.2. 基于TI MSP430 的SmartMedia卡的本地存储系统源码.3. Altera CycloneIII_Starter_Kit 开发板原理图.4. 嵌入式程序.5. 飞利普ARM2132电路原理图及PCB图,protel99格式。.6. 在Quartus下使用D触发器来加入延迟.7. USB转并口 含有PCB和原理图 速度已经有所改善.8. Jennic ZigBee中文开发指南.9. cs8900网卡在嵌入式系统中的驱动,网上很少有此网卡驱动的源代码,并且cs8900的datasheet写的非常乱,这个网卡驱动是我用了快2个星期弄出来的,分享给大家,希望大家少走弯路..10. 本人购买的嵌入式系统开发板里面带的光盘资料,非常有用的实时操作系统,源代码开发..11. 嵌入式系统开发.在S3C44B0X处理器下的一个相当于pc电脑的BIOS,主要实现系统启动以及初始化功能.非常底层的代码..12. 杭州立宇泰的s3c2410开发板的USB启动代码,里有usb驱动.可降低usb开发的难度..13. 串口阿啊啊 啊啊几个拉开觉得福阿德司法阿斯顿金卡速度fiao].14. TI公司的AD8361的VHDL控制程序.15. ST71x以太网测试程序.开发环境:ads. 连好网线,在windows下.16. 液晶FM12864-1驱动程序.17. Maxim实时时钟芯片DS1302驱动程序.18. ADI芯片AD7705驱动程序.19. GM8125芯片的驱动程序.20. 新型网络芯片enc28j60驱动程序.21. 北京合众达电子技术有限责任公司用于DSP图像处理程序设计文献.22. 基于fpga和sopc的用VHDL语言编写的EDA含异步清0和同步时钟使能的加法计数器.23. 基于fpga和sopc的用VHDL语言编写的EDA7段数码显示译码器.24. 基于fpga和sopc的用VHDL语言编写的EDA8段数码显示译码器.25. 基于fpga和sopc的用VHDL语言编写的EDA数控分频器.26. 基于fpga和sopc的用VHDL语言编写的EDA正弦信号发生器.27. 基于fpga和sopc的用VHDL语言编写的EDA8位16进制频率计.28. 基于fpga和sopc的用VHDL语言编写的EDA序列检测器.29. 基于fpga和sopc的用VHDL语言编写的EDA的ADC0809采样控制电路.30. 基于fpga和sopc的用VHDL语言编写的EDA数据采集电路和简易存储示波器.31. 基于fpga和sopc的用VHDL语言编写的EDA比较器和D/A器件实现.32. 基于fpga和sopc的用VHDL语言编写的EDA移位相加硬件乘法器.33. 基于fpga和sopc的用VHDL语言编写的EDA乐曲硬件演奏电路.34. 基于fpga和sopc的用VHDL语言编写的EDA乒乓球游戏电路.35. 基于fpga和sopc的用VHDL语言编写的EDA等精度频率设计.36. 基于fpga和sopc的用VHDL语言编写的EDA采样高速A/D的存储示波器.37. 基于fpga和sopc的用VHDL语言编写的EDA信号采集与频谱分析电路.38. 基于fpga和sopc的用VHDL语言编写的EDA的DDS信号发生器.39. 基于fpga和sopc的用VHDL语言编写的EDA数字移相信号发生器.40. 基于fpga和sopc的用VHDL语言编写的EDA的PS/2鼠标键盘控制模块.

    标签:

    上传时间: 2013-04-15

    上传用户:eeworm

  • 基于DSP的全数字通信高频开关电源的研究与设计.rar

    随着电信业的迅猛发展,电信网络总体规模不断扩大,网络结构日益复杂先进。作为通讯支撑系统的通讯用基础电源系统,市场需求逐年增加,其动力之源的重要性也日益突出。庞大的电信网络高效、安全、有序的正常运行,对通信电源系统的品质提出了越来越严格的要求,推动了通信电源向着高效率、高频化、模块化、数字化方向发展。 本文在广泛了解通信电源的行业现状和研究热点的基础上,深入研究了开关电源的基本原理及相关技术,重点分析了开关电源功率因数技术及移相全桥软开关PWM技术的基本原理,并在这基础上设计了一款通信机房常用的48V/25A的通信电源模块,该电源模块由功率因数校正和DC/DC变换两级电路组成,采用了一些最新的技术来提高电源的性能。例如,在电路拓扑中引入软开关技术,通过采用移相全桥软开关PWM变换器实现开关管的零电压开通,减小功率器件损耗,提高电源效率;采用高性能的DSP芯片对电源实现数字PWM控制,克服了一般单芯片控制器由于运行频率有限,无法产生足够高频率和精度的PWM输出及无法完成单周期控制的缺陷;引入了智能控制技术,以模糊自适应PID控制算法取代传统的PID算法,提高了开关电源的动态性能。 整篇论文以电源设计为主线,在详细分析电路原理的基础上,进行系统的主电路参数设计、辅助电路设计、控制回路设计、仿真研究、软件实现。

    标签: DSP 全数字 通信

    上传时间: 2013-05-26

    上传用户:l254587896

  • 基于ARM控制的新型零电压零电流全桥DCDC变换器的研制

    软开关技术是电力电子装置向高频化、高功率密度化发展的关键技术,已成为现代电力电子技术研究的热点之一。微处理器的出现促进了电力电子变换器的控制技术从传统的模拟控制转向数字控制,数字控制技术可使控制电路大为简化,并能提高系统的抗干扰能力、控制灵活性、通用性以及智能化程度。本文提出了一种利用耦合输出电感的新型次级箝位ZVZCS PWM DC/DC变换器,其反馈控制采用数字化方式。 论文分析了该新型变换器的工作原理,推导了变换器各种状态时的参数计算方程;设计了以ARW芯片LPC2210为核心的数字化反馈控制系统,通过软件设计实现了PWM移相控制信号的输出;运用Pspice9.2软件成功地对变换器进行了仿真,分析了各参数对变换器性能的影响,并得出了变换器的优化设计参数;最后研制出基于该新型拓扑和数字化控制策略的1千瓦移相控制零电压零电流软开关电源,给出了其主电路、控制电路、驱动电路、保护电路及高频变压器等的设计过程,并在实验样机上测量出了实际运行时的波形。 理论分析与实验结果表明:该变换器拓扑能实现超前桥臂的零电压开关,滞后桥臂的零电流开关;采用ARM微控制器进行数字控制,较传统的纯模拟控制实时反应速度更快、电源稳压性能更好、外围电路更简单、设计更灵活等,为实现智能化数字电源创造了基础,具有广泛的应用前景和巨大的经济价值。

    标签: DCDC ARM 控制 全桥

    上传时间: 2013-08-03

    上传用户:cc1

  • 基于FPGA设计数字锁相环

    基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案

    标签: FPGA 数字锁相环

    上传时间: 2013-08-19

    上传用户:Huge_Brother

  • 数字锁相环实现源码

    数字锁相环实现源码,有很大的参考价值。 由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成.

    标签: 数字锁相环 源码

    上传时间: 2014-01-04

    上传用户:zq70996813