摘要本文介绍了一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法,详细分析了设计原理并给出了相应的仿真结果.这种设计方法已在我们研制的GPS,GLONASS兼容机中得到实际应用。
上传时间: 2013-09-01
上传用户:wangdean1101
摘要本文介绍了一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法,详细分析了设计原理并给出了相应的仿真结果.这种设计方法已在我们研制的GPS,GLONASS兼容机中得到实际应用。
上传时间: 2013-12-11
上传用户:cuiyashuo
该程序用事件管理器B的定时器4定时时间来触发A/D采样的启动。采样时采用级联模式,一次做16个转换,转换通道分别是0~15。转换完成后,在A/D中断服务子程序中将转换结果读出。该程序做一次A/D采样。
上传时间: 2017-09-25
上传用户:标点符号
基于ARM-FPGA的IRIG-B码产生器的研制这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2021-12-30
上传用户:
数字容性隔离器的应用环境通常包括一些大型电动马达、发电机以及其他产生强电磁场的设备。暴露在这些磁场中,可引起潜在的数据损坏问题,因为电势(EMF,即这些磁场形成的电压)会干扰数据信号传输。由于存在这种潜在威胁,因此许多数字隔离器用户都要求隔离器具备高磁场抗扰度 (MFI)。许多数字隔离器技术都声称具有高 MFI,但容性隔离器却因其设计和内部结构拥有几乎无穷大的MFI。本文将对其设计进行详细的介绍。
上传时间: 2013-10-26
上传用户:litianchu
数字电路讲座:寄存器计数器分频器
上传时间: 2013-10-27
上传用户:DXM35
~{JGR 8vQ IzWwR5SC5D2V?bD#DbO5M3~} ~{3v?b~} ~{Hk?b~} ~{2iQ/5H9&D\~} ~{?IRTWw@)3d~} ~{TZ~}JDK1.4.2~{OBM(9}~}
上传时间: 2015-02-22
上传用户:ommshaggar
好的matlab有关数字水印相关的程序设计,我们共同开发
上传时间: 2015-05-22
上传用户:shawvi
b to b 模式 电子商务系统 ,c# 开发 , B/S结构
上传时间: 2014-01-20
上传用户:hanli8870
数字边沿鉴相器 verilog源程序
上传时间: 2014-12-07
上传用户:爺的气质