虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

挑战

  • C语言深度解剖.rar

    C语言深度解剖 解开程序员面试笔试的秘密 以含金量勇敢挑战国内外同类书籍 陈正冲 编著

    标签: C语言

    上传时间: 2013-07-15

    上传用户:helllovebody

  • 嵌入式TCPIP协议的FPGA实现.rar

    随着Internet的不断发展,人们希望日常生活中所用到的嵌入式设备都能够很方便地实现Intemet接入,这对嵌入式系统设计提出了新的挑战,要求低成本、多功能、高性能。这些是目前嵌入式系统设计的热点。 可编程逻辑器件FPGA在过去的几十年中取得了飞速发展,从最初的几千门到现在的几百万门,可靠性与集成度不断提高,而功耗和成本却在不断降低,具有很高的性价比。再加上开发周期短、对开发人员的要求相对较低的优点,因此被大量应用于嵌入式系统设计中。 本文是基于FPGA高性价比、可灵活配置的特点,也是当前流行的“微控制器+FPGA”的嵌入式系统设计方式,所以我们提出了基于FPGA的实现方案。本文通过在FPGA中硬件实现嵌入式TCP/IP协议(包括UDP、IP、ARP、TCP等网络协议)以及以太网MAC协议,并提供标准MII接口,通过外接PHY实现网络连接。最终成功地通过了验证。 基于FPGA的实现可以有效地降低成本,同时可以在其中集成其他功能模块,提高整个系统的集成度,减小PCB版图面积和布线复杂度,有利于提高系统可靠性。因此,本研究课题对嵌入式系统设计有很大的实用价值。

    标签: TCPIP FPGA 嵌入式

    上传时间: 2013-04-24

    上传用户:xlcky

  • MDIO接口逻辑设计及其FPGA验证.rar

    随着集成电路技术的飞速发展,芯片的规模越来越大,集成度越来越高,工作频率越来越快,但是芯片的设计能力却面临巨大的挑战。而IP核的重用则是解决当今芯片设计所面临问题的最有效的解决方法。 MDIO接口模块为以太网接口芯片中MAC层对PHY器件的控制管理接口。随着以太网技术的快速发展以及MAC应用越来越广泛,MDIO接口模块的应用也越来越多,因此将MDIO接口模块设计成可重用的IP核对于以各种太网接口集成芯片的设计具有很重要的作用。 本文详细描述了MDIO接口模块IP核的设计,介绍了该IP核的系统结构以及各个子模块的详细设计方法,对此IP核进行了仿真验证,最后进行了FPGA测试,功能和性能达到了要求,最终通过了IP审核流程并且已成功应用于企业的以太网接口芯片中。

    标签: MDIO FPGA 接口

    上传时间: 2013-06-20

    上传用户:lishuoshi1996

  • 基于ARM和DSP的电能质量在线监控系统的研究

    随着电网中非线性负载的迅速增加,电能质量日趋恶化,这不仅严重影响电网安全高效的运行,而且对经典的电力测量理论、方法和仪表的设计都提出了新的挑战。电力检测系统的发展和应用,对电力系统的安全运行有重要意义,并且具有明显的经济效益和社会效益。 本文讲述了谐波测量的基本理论,着重对傅里叶变换进行说明,使用PSIM软件对谐波信号进行仿真,并给出仿真结果。以电力监控领域现阶段的技术为参考,提出并研制了一种基于ARM和DSP的嵌入式平台的电力监控系统。该系统为了能满足实时谐波分析算法运算量大的要求,它采用模块化设计,核心CPU按数据处理和控制两种功能分别采用美国TI公司生产的TMS320LF2407芯片和Samsung公司基于ARM920T内核的16/32位S3C2410A微处理器,两个核心芯片各自在不同的电路板上独立运行,充分发挥DSP芯片的数字信号处理优势和ARM的控制功能,以实现系统中的复杂软件算法,运算速度也能得以提高。 系统硬件设计包括DSP数据采集模块、实时时钟电路和ARM的时钟电路、存储器接口电路、SDRAM电路、串行接口电路、通信模块接口电路、LCD显示等电路的设计。 系统软件设计主要包括操作系统的移植以及应用程序的设计,应用程序设计由ARM主控程序设计、网络通讯程序、ARM与DSP通讯程序设计以及DSP数据处理程序设计组成。

    标签: ARM DSP 电能质量 在线监控系统

    上传时间: 2013-04-24

    上传用户:sun_pro12580

  • 基于H.264的无线传输差错控制及解码器的ARM实现

    信息化社会的到来以及IP技术的兴起,正深刻的改变着电信网络的面貌以及未来技术发展的走向。无线通信技术的发展为实现数字化社区提供了有力的保证。而视频通信则成为多媒体业务的核心。如何在环境恶劣的无线环境中,实时传输高质量的视频面临着巨大的挑战,因此这也成为人们的研究热点。 对于无线移动信道来说,网络的可用带宽是有限的。由于多径、衰落、时延扩展、噪声影响和信道干扰等原因,无线移动通信不仅具有带宽波动的特点,而且信道误码率高,经常会出现连续的、突发性的传输错误。无线信道可用带宽与传输速率的时变特性,使得传输的可靠性大为降低。 视频播放具有严格的实时性要求,这就要求网络为视频的传输提供足够的带宽.有保障的延时和误码率。为了获得可接受的重建视频质量,视频传输至少需要28Kbps左右的带宽。而且视频传输对时延非常敏感。然而无线移动网络却无法提供可靠的服务质量。 基于无线视频通信面临的挑战,本文在对新一代视频编码国际标准H.264/AVC研究的基础上,主要在提高其编码效率和H.264的无线传输抗误码性能,以及如何在嵌入式环境下实现H.264解码器进行了研究。 结合低码率和帧内刷新,提出一种针对感兴趣区的可变帧内刷新方法。实验表明该方法可以使用较少的码率对感兴趣区域进行更好的错误控制,以提高区域图像质量,同时能根据感兴趣区及信道的状况自动调整宏块刷新数量,充分利用有限的码率。 为了有效的平衡编码效率和抗误码能力的之间的矛盾,笔者提出了一种自适应FMO(Flexible Macroblock Order)编码方法,可根据图像的复杂度自适应地选择编码所需的FMO模式。仿真结果表明这种FMO编码方式完全可行,且在运动复杂度频繁变化时效果更加明显,完全可应用在环境恶劣的无线信道中。 在对嵌入式PXA270硬件结构和X264研究的基础上,基本实现了基于H.264的嵌入式解码,在PXA270基础上进行环境的配置,定制WirtCE操作系统,并编译、产生开发所用的SDK和下载内核到目标机。利用开发工具EVC实现在PC机上的实时开发和在线仿真调试,最终实现了对无差错H.264码流实时解码。

    标签: 264 ARM 无线传输 差错控制

    上传时间: 2013-06-18

    上传用户:也一样请求

  • 基于ARM和GPRS电力负荷管理系统的研究与设计

    国内电力市场的开放给电力公司带来了新的挑战。各家电力公司都在寻求提高公司效率,增加客户、改善服务的方案。在此竞争的舞台上,采用先进技术的自动抄表和负荷管理系统就成为一个强有力的工具。它可以加强企业内部管理,加强对电网负载能力的控制。集软硬件于一体的一整套电力负荷控制系统就成为满足当前市场需求、顺应国家电力改革的解决方案。 论文是基于ARM和GPRS电力负荷管理系统的研究与设计,主要工作是研制应用于电力负荷管理系统的GPRS终端,包括终端的软硬件系统的设计和调试。自主开发了PPP协议,成功地将PPP协议应用于GPRS终端,所以此终端具有很强的后续扩展性和移植性。 论文首先介绍了电力负荷管理系统的研究背景、目的及意义,结合国内外发展情况,指出了现有系统的不足,伴随GPRS、CDMA等新一代无线通信技术的发展对其进行改进。 其次对GPRS无线通信技术进行研究,了解GPRS终端数据传输协议——TCP/IP、PPP协议的基本原理。并对电力负荷系统的整体架构和通信方式进行了研究分析。 再次是对GPRS终端硬件的设计,主要包括ARM微处理器硬件系统的设计、串行扩展电路以及GPRS模块的电路的设计。 最后本文着重对PPP协议做重点研究和设计。按照自身状态机机制,从PPP的协议结构、运行机制、协商分析过程来展开,对PPP协议的实现进行详细设计说明。同样也对GPRS终端拨号上网程序进行了设计与实现。 经测试,GPRS终端能够顺利地进行拨号,并发送数据。证明了GPRS终端运行稳定可靠,达到了预期的效果和设计要求,有利于配电网络运行的安全性和经济性管理,对加强用电管理和提高电网供电质量起到了积极的作用。

    标签: GPRS ARM 电力负荷 管理系统

    上传时间: 2013-04-24

    上传用户:cee16

  • 基于ARM的程控交换实验系统的设计与实现

    近年来,我国通信技术的发展势头十分迅猛。以电路交换和数字程控交换技术为基础的电话网更是在整个通信网中占据着重要的地位。面对信息时代的到来,人们在领略信息社会乐趣的同时,也遇到了新的挑战,学习和掌握程控交换技术己成为有关工程技术人员和广大青年学生迫切的需要。 本论文在研读了大量的文献、参考相关设计的基础上,根据程控交换的基本原理,面向各高校实验室和相关研究单位,设计了基于ARM的程控交换实验系统,本实验系统以ARM+CPLD为控制系统,按照功能不同进行模块化设计,在本实验系统上能够完成程控交换中的大部分基础性实验以及一些和程控交换编程调试相关的实验。 本实验系统由硬件和软件两部分组成,硬件包括CPU控制电路、用户接口电路、交换网络、中继电路、信号音产生电路、双音多频电路、彩铃电路以及LCD显示电路等部分。软件包括基本级程序、周期级程序,在最后还对LCD显示部分的uC/GUI程序进行了介绍,通过硬件和软件结合完成了人工交换、空分交换、时分交换、数字中继接口以及彩铃等各种实验。 本套实验系统目前已经投入使用,与其它程控交换实验系统相比,本实验系统提供了丰富的扩展口,实验者可以自行进行扩展实验,同时,本实验系统人机交互界面友好,操作简单方便。

    标签: ARM 程控交换 实验系统

    上传时间: 2013-07-30

    上传用户:13188549192

  • MDIO接口逻辑设计及其FPGA验证

    随着集成电路技术的飞速发展,芯片的规模越来越大,集成度越来越高,工作频率越来越快,但是芯片的设计能力却面临巨大的挑战。而IP核的重用则是解决当今芯片设计所面临问题的最有效的解决方法。 MDIO接口模块为以太网接口芯片中MAC层对PHY器件的控制管理接口。随着以太网技术的快速发展以及MAC应用越来越广泛,MDIO接口模块的应用也越来越多,因此将MDIO接口模块设计成可重用的IP核对于以各种太网接口集成芯片的设计具有很重要的作用。 本文详细描述了MDIO接口模块IP核的设计,介绍了该IP核的系统结构以及各个子模块的详细设计方法,对此IP核进行了仿真验证,最后进行了FPGA测试,功能和性能达到了要求,最终通过了IP审核流程并且已成功应用于企业的以太网接口芯片中。

    标签: MDIO FPGA 接口 逻辑设计

    上传时间: 2013-07-20

    上传用户:nanfeicui

  • 基于FPGA的数字滤波器实现技术研究

    随着数字信号处理技术应用的不断深入,数字信号处理系统的实现面临着很多挑战,其中面临的四个主要问题是:速度、设计规模、功耗和开发周期。因此许多数字信号处理的实现方法被提出,其中基于FPGA的实现技术就是其中的重要技术之一。 本文以数字信号处理系统的实现为应用背景,着重研究了基于FPGA的数字滤波器实现技术。本文分为两个主要部分: 第一部分以Xilinx公司的FPGA为例,总结了FPGA设计的基本方法及设计流程,并在此基础上介绍了一种用于产品快速开发的设计方式—基于SystemGenerator的设计方式,这种设计方式向数字信号处理系统的设计者提供了自上而下的FPGA解决方案。 第二部分系统地研究了基于FPGA的数字滤波器实现技术。该部分首先研究了三种适合于FPGA的FIR滤波器实现方法,直接结构、转置结构及分布式算法。其次,讨论了针对直接结构FIR滤波器的乘法器优化技术,CSD编码和系数分解,以及针对转置结构FIR滤波器的乘法器优化技术,简化加法器图,并结合实例给出了它们的优化效果。再次,介绍了直接结构FIR滤波器中常用多操作数加法实现方法,二叉树和Wallace树,并在Wallace树的基础上提出了一种适合于FPGA的1比特多操作数加法结构,这种实现结构在实现采样字长与系数字长均为l比特的FIR滤波器时,使FPGA的资源利用率得到明显提高。最后还给出了三种FIR滤波器实现方法在FPGA中应用的优缺点及其适用性,并给出了一个带通滤波器的设计实例。 论文的研究成果已应用于“北斗一号”导航定位接收机中。

    标签: FPGA 数字滤波器 实现技术

    上传时间: 2013-08-01

    上传用户:Andy123456

  • 星载SAR高速FPGA预处理板的研制

    合成孔径雷达的实时信号处理系统,可以分成相对独立的几个阶段,即A/D变换和缓存、距离向预处理器、方位向预处理器、距离向压缩处理、转置存储器、方位向压缩处理、逆转置存储器.合成孔径雷达预处理的目的,就是缓解高处理数据率和低传输数据率的矛盾,使得在不太影响成像质量的前提下,尽量减少传输的数据率,有利于后续处理的硬件实现,做到实时处理.论文结合电子所合成孔径雷达实时成像处理系统,设计开发了基于Xilinx Virtex-E FPGA的星载SAR高速预处理板,该信号处理板处理能力强,结构紧凑,运行效率高;其硬件电路的设计思路和结构形式有很强的通用性和使用价值.论文重点研究了预处理的核心部分—固定系数FIR滤波器的设计问题.而固定系数FIR滤波器的实现问题的重点又是FPGA内部的固定系数FIP滤波器实现问题,针对FPGA内部的查找表资源,我们选择目前流行的分布式算法来实现FIR滤波器的设计.对比于预处理器中其他滤波器设计方案,基于FPGA分布式算法的FIR滤波器的设计,避免了乘累加运算,提高了系统运行的速度并且节省了大量的FPGA资源.并且由于FPGA可编程的特性,所以可以灵活的改变滤波器的系数和阶数.所设计的电路简单高速,工作正常、可靠,完全满足了预处理器设计的技术要求.随着超大规模集成电路技术,高密度存储器技术,计算机技术的发展,一个全数字化的机载实时成像处理系统的研制,已经不是非常困难的事情了.而在现有条件下,全数字化的高分辨率星载实时成像处理系统的研制,将是一个非常具有挑战意义的课题,论文以星载SAR的预处理器设计为例,抛砖引玉,希望对未来全数字化星载实时成像处理系统的研制起到一定参考价值.

    标签: FPGA SAR 星载 预处理

    上传时间: 2013-07-03

    上传用户:lanhuaying