抗扰度试验
共 77 篇文章
抗扰度试验 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 77 篇文章,持续更新中。
双极运算放大器的辐射效应和退火特性
<div>
本文介绍了O P207 双极运算放大器的60CoC射线、不同能量电子和质子的辐照试验以及60CoC和电子辐射损伤在室温和100℃高温条件下的退火效应, 揭示了双极运算放大器电参数对不同射线的辐照响应规律; 研究了不同辐射源对双极运算放大器的不同辐射损伤机理; 并对质子辐照损伤程度与能量的依赖关系以及质子辐照损伤同60CoC和电子辐照损伤的差异进了探讨. 结果表明, 界面态的产生是6
非均匀采样的频谱研究
非均匀采样的一个很大的优点就是它具有抗频率混叠的性能[ ],首先从均匀采样讨论由采样而引起的频谱混叠现象,在均匀采样和非均匀采样的频谱图对比中讨论两种采样方式引起的不同的频谱混叠现象,从对比中分析非均匀采样方式的优势。从最简单的非均匀采样方法逐步深入到完全随机的非均匀采样方法,研究由于采样方法的改变对数字信号频谱的影响。最后可以看到非均匀采样的方法可以将混叠信号的频谱降低到完全不影响对真实信号的检
16位高速模数转换模块的设计及其动态性能测试
本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。<br />
<img alt="" src="http://dl.eeworm.com
高线性度元件简化了直接转换接收器的设计
<div>
凌力爾特公司的 LT®5575 直接轉換解調器實現了超卓線性度和噪聲性能的完美結合。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-1305221P025H1.jpg" style="width: 504px; height: 276px; " />
Construction Strategy of ESD P
Construction Strategy of ESD Protection Circuit<BR>Abstract: The principles used to construct ESD protection on circuits and the basic concept<BR>ions of ESD protection design are presented.<BR>Key wo
交流电压,电流转换器
交流电压,电流转换器 特点: 精确度0.25%满刻度(RMS) 多种输入,输出选择 输入与输出绝缘耐压2仟伏特/1分钟 冲击电压测试5仟伏特(1.2x50us) (IEC255-4,ANSI C37.90a/1974) 突波电压测试2.5仟伏特(0.25ms/1MHz) (IEC255-4) 尺寸小,稳定性高 2:主要规格 精确度:0.25%F.S.(RMS) (23 ±5℃) 输入
TE01模介质谐振腔体滤波器的设计
<div>
本文以介质谐振器为起始,研究了介质谐振腔体滤波器的设计。文章首先介绍了介质谐振器基本的工作原理,围绕模式分离与Q值提高研究了实际介质腔体滤波器中常用的工作在TE01模的介质谐振器的基本特性,并在此基础上提出了一种新的介质谐振器结构,进一步提高介质谐振器模式分离度的同时,也提高了主模的品质因数。
ADC中精确度与分辨率认识
<p>
</p>
<p>
ADC制造商在数据手册中定义ADC性能的方式令人困惑,并且可能会在应用开发中导致错误的推断。最大的困惑也许就是“分辨率”和“精确度”了——即Resolution和Accuracy,这是两个不同的参数,却经常被混用,但事实上,分辨率并不能代表精确度,反之亦然。本文提出并解释了ADC&
电位计讯号转换器
电位计讯号转换器 AT-PM1-P1-DN-ADL 1.产品说明 AT系列转换器/分配器主要设计使用于一般讯号迴路中之转换与隔离;如 4~20mA、0~10V、热电偶(Type K, J, E, T)、热电阻(Rtd-Pt100Ω)、荷重元、电位计(三線式)、电阻(二線式)及交流电压/电流等讯号,机种齐全。 此款薄型设计的转换器/分配器,除了能提供两组讯号输出(输出间隔离)或24V激发电源供传送器
MT-012 ADC需要考虑的交调失真因素
交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用 指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算 不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC 时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将 IP2和IP3的定义应用于ADC时必须采取的一些预防措施。
高增益低功耗恒跨导轨到轨CMOS运放设计
<span id="LbZY">基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63
一种模拟电路故障诊断方法
为了解决模拟电路故障诊断复杂多样难于辨识的问题, 有效提高分类的准确度, 提出了一种模拟电路故障诊断的新方法。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120330161215595.jpg" />
基于AD603程控宽带放大器的设计
本设计是采用AD603可控增益放大器芯片设计的一款高增益,高宽带直流放大器,采用两级级联放大电路了,提高了放大增益,扩展了通频带宽,而且具有良好的抗噪声系数,采用AT89S52芯片控制数模转换(DAC0832芯片)进行程控放大控制,在0—20MHz频带内,放大倍数在0-40dB之间进行调节,增益起伏为1dB。系统具有键盘输入预置,增益可调和液晶显示,具有很强的实际应用能力。
形态梯度小波降噪与S变换的齿轮故障特征抽取算法
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">针对齿轮故障特征信号具有强噪声背景、非线性、非平稳性特点,提出采用形态梯度小波对齿轮振动信号进行降噪。首先使用形态梯度小波把齿轮振动信号分解到多个尺度上,
基于小波与LS-SVM集成的模拟电路故障检测
<span id="LbZY">由于模拟电路的多样性、非线性和离散性等特点,模拟电路的故障诊断呈现复杂、难以辨识等问题。针对已有方法的数据不平衡,提出了一种支持向量机集成的故障诊断方法。使用小波变换方法提取特征向量,在多类别支持向量机的基础上,设计了模拟电路的最小二乘支持向量机预测模型,实现了对模拟电路的状态的故障预测。将该方法应用于Sallen-Key带通电路进行故障预测试验,结果表明,该方法比
CMOS模拟开关工作原理
<P class=MsoNormal style="BACKGROUND: white; MARGIN: 0cm 0cm 0pt; TEXT-ALIGN: left; mso-pagination: widow-orphan" align=left><FONT size=3>开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或
数字容性隔离器的磁场抗扰度
<div>
数字容性隔离器的应用环境通常包括一些大型电动马达、发电机以及其他产生强电磁场的设备。暴露在这些磁场中,可引起潜在的数据损坏问题,因为电势(EMF,即这些磁场形成的电压)会干扰数据信号传输。由于存在这种潜在威胁,因此许多数字隔离器用户都要求隔离器具备高磁场抗扰度 (MFI)。许多数字隔离器技术都声称具有高 MFI,但容性隔离器却因其设计和内部结构拥有几乎无穷大的MFI。本文将对其设计进
基于粒子群模糊C均值聚类的快速图像分割
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">模糊C-均值聚类算法是一种无监督图像分割技术,但存在着初始隶属度矩阵随机选取的影响,可能收敛到局部最优解的缺点。提出了一种粒子群优化与模糊C-均值聚类相
声卡虚拟示波器
功能简介 虚仪声卡万用仪是一个功能强大的基于个人电脑的虚拟仪器。它由声卡实时双踪示波器、声卡实时双踪频谱分析仪和声卡双踪信号发生器组成,这三种仪器可同时使用。本仪器内含一个独特设计的专门适用于声卡信号采集的算法,它能连续监视输入信号,只有当输入信号满足触发条件时,才采集一幀数据,即先触发后采集,因而不会错过任何触发事件。这与同类仪器中常用的先采集一长段数据,然后再在其中寻找触发点的方式,即先采集后
音频数模转换器DAC抖动的灵敏度分析
<div>
Abstract: This application note describes how sampling clock jitter (time interval error or "TIE jitter") affectsthe performance of delta-sigma digital-to-analog converters (DACs). Ne