差错控制编码技术是现代通信技术中的关键技术之一,在移动通信、数字电视、计算机存储等数据通信系统中得到了广泛应用。在信道条件恶劣的情况中,常采用纠错能力更强的级联编解码方法,进行差错控制。本课题以RS码、LDPC 码...
上传时间: 2013-05-25
上传用户:hrzx1234
激光打标是一种利用高能量的激光束在打标物体表面刻下永久性标识的技术。与传统的压刻等方法相比,激光打标具有速度快、无污染、质量高、性能稳定、不接触物体表面等优点。激光打标是目前工业产品标记的先进技术,是一种高效的标记方法。传统的基于ISA总线、PCI总线或者USB总线的激光打标控制器增加了激光打标机的成本和体积。本文提出一种基于ARM+FPGA架构的嵌入式系统方案,主要的研究工作如下:首先,介绍了激光打标系统的组成,激光打标技术的发展现状和激光打标机的原理。根据激光打标控制系统的功能要求和性能要求,提出了ARM+FPGA的总体设计,并简要讨论了ARM和FPGA的特点和优势。ARM处理器的主要功能是完成打标内容的输入和变换处理,打标机参数的设置和控制打标。FPGA的作用是接收、存储和转换打标数据,然后产生控制信号去控制激光打标设备。然后,详细讨论了激光打标机控制器的硬件电路设计,包括ARM控制单元电路、FPGA控制单元电路和数模转换模块等。为了使控制器能够长时间可靠稳定地工作,还采取了隔离技术等许多抗干扰措施。完成了 FPGA中各个模块的程序设计,利用Quartus Ⅱ软件进行了仿真验证,调试了控制器的功能。本文所设计的嵌入式激光打标控制器发挥了ARM和FPGA各自的优势。经过在实际打标系统中的测试,证明本次设计的激光打标机控制器实现了预期的功能,取得了满意的打标效果。关键词:ARM,FPGA,激光打标,FIFO,CO2激光器,扫描振镜系统
上传时间: 2013-04-24
上传用户:hewenzhi
1992年5月,JoeMitola首次明确提出了软件无线电的概念。软件无线电将模块化、标准化的硬件单元连接构成硬件平台,通过软件加载实现各种无线通信功能。端到端重配置技术是在软件无线电的基础上发展起来的,该技术使通信系统不仅具有重配置的能力,还能提供一体化的重配置管理架构,实现联合无线资源管理和网络规划。端到端重配置技术已经成为软件无线电的发展趋势。 宽带无线接入(BWA,BroadbandWirelessAccess)是当前通信界研究的热点之一,而WiMax和WiFi是BWA中最热门的两个技术,所以本文选择了IEEE802.16-2004与IEEE802.11a,设计了基于其物理层标准的可重配置OFDM基带系统。它们均采用正交频分复用技术(OFDM,OrthogonalFrequencyDivisionMultiplexing)。 本文研究了IEEE802.16-2004与IEEE802.11a物理层标准,结合Altera公司提供的FPGA开发工具QuartusⅡ、Mentor公司仿真工具ModelsimSE6.0,完成了基于IEEE802.16-2004及IEEE802.11a的可重配置OFDM基带系统的FPGA设计。该设计中,对FPGA进行重新配置,实现了802.16-2004与802.11a两种技术的完全重配置;通过选择不同的参数来调用不同子模块,实现802.16-2004与802.11a内部不同调制技术的局部重配置。该可重配置基带系统核心的FFT/IFFT。模块采用基4按频率抽取及Cordic算法,消除乘法运算,有利于FPGA实现;在802.16-2004系统中,选取了基于前导序列的符号同步算法,在FPGA中实现。最后使用开发软件、综合软件以及仿真软件分析了系统的性能并给出了系统的性能指标。
上传时间: 2013-05-19
上传用户:branblackson
新型的电子内窥镜融合了电子、光学以及图像处理等技术,以其方便优良的图像采集、处理及显示能力在工业无损检测、现代医疗等方面得到了广泛的应用。如何进一步提高电子内窥镜的图像采集及处理速度、智能化控制水平、便携性...
上传时间: 2013-07-26
上传用户:ynzfm
传统的频率调制和相位调制两种数字调制方式都存在频谱利用率低、抗多径衰落能力差、功率谱衰减慢、带外辐射严重等不足。正交振幅调制(QAM)是一种相位和振幅联合控制的数字调制技术,它不仅可以得到更高的频谱效率,而且可...
上传时间: 2013-04-24
上传用户:embedtu
H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。 论文在详细阐述H.264帧内预测编码技术的基础上,分析了17种预测模式算法,通过Matlab仿真建模,直观地给出了预测模式的预测效果,并在JM12.2官方验证平台上测试比较各种预测模式对编码性能的影响,以此为根据对帧内预测模式进行裁剪。接着论文提出了基于FPGA的帧内预测系统的设计方案,将前段采集剑的RGB图像通过色度转换模块转换成YCbCr图像,存入片外SDRAM中,控制模块负责读写数掘送入帧内预测模块进行处理。帧内预测模块中,采用一种并行结构的可配置处理单元,即先求和再移位最后限幅的电路结构,来计算各预测模式下的预测值,极大地减小了预测电路的复杂度。针对预测模式选择算法,论文采用多模式并行运算的方法,即多个结构相同的残差计算模块,同时计算各种预测模式对应的SATD值,充分发挥FPGA高速并行处理的能力。其中Hadamard变换使用行列分离的变换方法,采用蝶形快速变换、流水线设计提高硬件的工作效率。最后,论文设计了LCD显示模块直观地显示所得到的最佳预测模式。 整个帧内预测系统被划分成多个功能模块,采用层次化、模块化的设计思想,并采用流水线结构和乒乓操作来提高系统的并行性、运行速度和总线利用率。所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。论文对于研究基于FPGA的H.264视频压缩编码系统进行了有益的探索,具有一定的实用价值。
上传时间: 2013-07-21
上传用户:ABCD_ABCD
电子工业出版社,GPS原理与应用/(美)卡普兰(Kaplan,E.D.)著,邱致和等译。系统介绍了卫星导航的基本概念,所用的时间与坐标系,GPS系统的组成,卫星的信号与特性,接收机的截获与跟踪,干扰与抗干扰措施;讨论了GPS系统本身的性能,各种差分GPS系统,与其他传感器的组合及俄罗斯的GLONASS系统。
标签: GPS
上传时间: 2013-07-08
上传用户:ve3344
单片机方面大量常用优秀源代码和说明 ACM-12864汉字液晶显示驱动程序 Ad_da转换 ADC0809 adc2051 AD转换类 C51_table DES算法演示 I2c总线 IIC LED显示 编程规范与范例 步进电机 查表 串行通信 打印 代码运算类 代码转换 单片机经验谈 单片机直接驱动液晶显示 电机pwm控制 电机控制 定浮点子程序库 定时与中断 二进制数运算 汇编与c的衔接 键盘扫描程序 键盘与显示 交通灯 抗干扰 滤波 排序 排序类 频率计 软件工程 实用子程序 数字多用表 数字频率计 通讯 显示子程序 延时 移位除 音乐 应用类 源程序 在线下载器源程序 中断应用 自动往返小汽车 51单片机子程序.exe AT90S8515打铃程序.
上传时间: 2013-04-24
上传用户:sdq_123
波束形成模块是声纳信号处理系统中的核心部分,其作用为在空域上加强来自某一方向的信号,抑制干扰,同时探测目标的方位。因此,波束形成模块的研究在水下探测器、水下武器引信等声纳系统中显得尤为重要。本文基于阵列波束形成的原理对圆阵自适应波束形成展开了比较深入的研究。 首先,本文概述了声纳波束形成的研究背景和研究现状。基于本课题所研究的主动声纳模型,分析了主动声纳信号,提出应用复基带信号进行波束形成的方案;对接收波束形成的原理和方法进行了比较详细的推导和论述。 其次,本文重点对均匀圆形阵列流形的波束形成作了详细分析和波束图函数推导,并且应用MATLAB软件进行了仿真分析。然后对LMS自适应算法进行了介绍,由对LMS算法的分析推导了DLMS算法,并对LMS算法和DLMS算法进行了分析,并将DLMS算法应用于均匀圆阵波束形成。仿真结果表明,基于FIR滤波架构的DLMS算法以牺牲部分收敛速度为代价,可获得高速并行处理能力。DLMS自适应波束形成方法能使目标方向信号加强,同时将干扰信号零陷。 最后,本文介绍了基于FPGA的并行度为2的8阵元DLMS自适应波束形成设计思路以及实现方法。系统的整体结构采用了并行处理架构,而在单个支路采用了流水线技术。并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。
上传时间: 2013-04-24
上传用户:moonkoo7
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。
上传时间: 2013-06-03
上传用户:aa54