虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

抄表器

  • easy,51pro,3.0编程器在2.0的基础上增加了更多的芯片器件

    easy,51pro,3.0编程器在2.0的基础上增加了更多的芯片器件

    标签: easy 3.0 2.0 pro

    上传时间: 2013-07-25

    上传用户:qazwsc

  • 基于DTMF的解码器设计

    本文介绍了DTMF 解码芯片MT8870 的功能和特点,给出了在解码器中与89C51 单片机的接口电路,说明了解码器的工作原理抗干扰措施。关键词:单片机抗干扰 DTMF 解码监控

    标签: DTMF 解码器

    上传时间: 2013-05-17

    上传用户:tuilp1a

  • 光电隔离器6N137应用

    高速光电隔离器6N137应用,高频PWM输出隔离器件

    标签: 6N137 光电隔离器

    上传时间: 2013-04-24

    上传用户:907070592

  • IEEE80211a物理层关键技术研究——FIR滤波器与Viterbi译码器的FPGA实现

    无线局域网(WLAN,Wireless Local Area Network)是未来移动通信系统的重要组成部分.为了满足用户高速率、方便灵活的接入互联网的需求,WLAN的研究和建设正在世界范围内如火如荼的展开.由于摆脱了有线连接的束缚,无线局域网具有移动性好、成本低和不会出现线缆故障等特点.该文对无线局域网的主流协议IEEE 802.11a的物理层实现技术进行了系统的研究和分析,并采用可编程ASIC器件FPGA,设计实现了物理层基带处理的关键模块,为今后形成具有自主知识产权的IP核奠定了基础.该文研究内容得到了天津市信息化办公室"宽带无线局域网关键技术研究"项目经费的支持.该文在对IEEE 802.11a协议深入研究的基础上,提出了物理层的实现方案和功能模块划分.重点研究了实现基带处理的关键模块:FIR滤波器、卷积码编码器以及(2,1,7)Viterbi译码器的实现算法和硬件结构.在Viterbi译码器的设计中,

    标签: Viterbi 80211a 80211 IEEE

    上传时间: 2013-06-19

    上传用户:xinzhch

  • 并网逆变器

    并网逆变器并网逆变器并网逆变器并网逆变器

    标签: 并网逆变器

    上传时间: 2013-04-24

    上传用户:jyycc

  • ADC0808的数字电压表C语言-仿真实例

    ADC0808的数字电压表C语言-仿真实例

    标签: 0808 ADC 数字电压表 C语言

    上传时间: 2013-04-24

    上传用户:ljt101007

  • 汉字ASCII码-Unicode码转化器(转换工具)

    汉字ASCII码-Unicode码转化器(转换工具)

    标签: Unicode ASCII 汉字 转化器

    上传时间: 2013-07-16

    上传用户:hustfanenze

  • 8位电流模模数转换器设计研究

    8位电流模模数转换器设计研究 8位电流模模数转换器设计研究

    标签: 8位 电流模 模数转换器

    上传时间: 2013-06-21

    上传用户:kaixinxin196

  • 复费率CPU卡电能表ESAM及卡操作指令流程

    复费率CPU卡电能表ESAM及卡操作指令流程

    标签: ESAM CPU 复费率 电能表

    上传时间: 2013-05-22

    上传用户:xiaoxiang

  • 基于FPGA的JPEG编解码芯片设计

    近年来,随着微电子技术的高速发展,数字图像压缩编码技术的逐渐成熟,实时图象处理在多媒体、HDTV、图像通信等领域有着越来越广泛的应用,图像压缩/解压的IC芯片也已成为多媒体技术的核心,实现这些算法芯片的研究成为信息产业的新热点.该文基于FPGA设计了JPEG图像压缩编解码芯片,通过改进算法优化结构,在合理地利用硬件资源的条件下,有效地挖掘出算法内在的并行性.在JPEG编码器设计中,改进了JEONG的DCT变换算法,采用流水线优化算法解决时间并行性问题,提高了DCT/IDCT模块的运算速度;设计了基于查找表结构的定点乘法器,便于在设计中共享乘法单元,以适应流水线设计的要求;依据Huffman编码表的规律性,采用并行查找表结构,用较少的存储单元完成Huffman编解码的运算,同时也提高了编解码速度.在JPEG解码器设计中,根据Huffman码字本身的特点和JPEG标准,设计了一种Huffman码字分组结构,基于该结构提出分组Huffman查找表及地址编码的设计方法,进而完成了新的快速Huffman解码算法及其模块设计.整个设计及其各个模块都在ALTERA公司的EDA工具QUARTUSII平台上进行了逻辑综合及功能和时序仿真.综合和仿真结果表明,基于FPGA的JPEG图像编解码芯片消耗很少的FPGA硬件资源,达到了较高的工作频率,在速度和资源利用率方面均达到了较优的状态,可满足实时JPEG图像编解码的要求.在逻辑设计的基础上,该设计可以进一步作硬件仿真和实验,将源代码烧录进FPGA芯片,作为独立器件或有自主知识产权的JPEG IP模块,应用于可视电话、手机和会议电视等低成本JPEG编解码系统的实现.

    标签: FPGA JPEG 编解码 芯片设计

    上传时间: 2013-05-31

    上传用户:yuying4000