本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程,作为我这一段 时间自学 FPGA/CPLD 的总结,如果有什么不正确的地方,敬请各位不幸看到这篇文章的 大侠们指正,在此表示感谢。当然,这是一个非常简单的时序逻辑电路实例,主要是详细 描述了一些软件的使用方法。文章中涉及的软件有Synplicity 公司出品的Synplify Pro 7.7.1; Altera 公司出品的 Quartus II 4.2;Mentor Graphics 公司出品的 ModelSim SE 6.0。
上传时间: 2016-10-04
上传用户:Yukiseop
一路24位计数器,cpu可直接读写计数器的计数值.
上传时间: 2013-12-09
上传用户:chenxichenyue
用汇编语言写的了一个定时计数器的程序,已经通过,实现良好
上传时间: 2016-10-07
上传用户:xieguodong1234
C8051F04x单片机PCA(可编程计数器阵列)检测UART0波特率。
上传时间: 2013-12-22
上传用户:zxc23456789
功能描述: 利用AT89S51单片机的T0、T1的定时计数器功能,来完成对输入的信号进行 频率计数,计数的频率结果通过8位动态数码管显示出来。要求能够对2-40KHZ 的信号频率进行准确计数,计数误差不超过2/1
上传时间: 2016-10-08
上传用户:exxxds
详细讲解定时器、计数器的内部结构工作原理,控制,工作方式,及初始化编程,应用举例
上传时间: 2014-11-24
上传用户:dongqiangqiang
设计含异步清零和同步时钟使能的加法计数器
上传时间: 2014-11-26
上传用户:luopoguixiong
利用单片机定时计数器,测量信号频率: 利用单片机定时计数器,测量信号频率
上传时间: 2016-10-19
上传用户:er1219
6位数显频率计数器,proteus的实践例子 既有电路又有keil里的程序 asm or c
上传时间: 2014-02-13
上传用户:wfl_yy
环形队列,经过测试通过,很好用,可以增加,可以减少,FIFO
上传时间: 2013-12-21
上传用户:ecooo