FPGA可促進嵌入式系統設計改善即時應用性能,台湾人写的,关于FPGA应用的技术文章
上传时间: 2013-08-20
上传用户:liuwei6419
实现一个用于CDMA2000系统的短帧交织器,计算比较了12*16,13*15,14*14三种交织形式的性能!
上传时间: 2013-08-22
上传用户:zchpr@163.com
本文件是基于FPGA的QPSK调制解调性能仿真
上传时间: 2013-08-22
上传用户:541657925
文章介绍了石英晶体振荡器的特点及性能参数,由于人工测量繁琐,且容易出错等不足,提出了一种智能测量方法。该方法利用计算机控制技术,实现自动测试石英晶体振荡器的性能参数,并打印测试结果,减少了强度,提高了检测效率。
上传时间: 2013-11-22
上传用户:yy541071797
ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)和信噪比(SNR)。本文首先讨论时域指标,然后讨论频域指标。
上传时间: 2013-10-27
上传用户:Vici
本文介绍了使用两块555芯片和一块324芯片设计一个电容测试仪的实际电路,实现了将电容容值通过数字电压表的直流档直接读出来的功能。并在文后给出了实验数据。
上传时间: 2013-11-11
上传用户:时代将军
通过单个加速度计增强计步器的性能
上传时间: 2013-10-17
上传用户:jcljkh
针对RC桥式低频信号振荡器的性能和应用,对振荡电路的基本结构及性能指标进行探讨,分别从选频网络、稳幅环节及频率可调三个方面对电路性能进行改进,并结合仿真软件进行验证,得出性能完善,频率可在17 Hz~265.4 kHz之间连续可调的正弦波振荡器。
上传时间: 2013-11-23
上传用户:wkchong
晶体管的结构及性能
上传时间: 2013-10-11
上传用户:dudu1210004
数字接收机输入端的信噪比对其捕获性能具有较大的影响,文中通过理论和大量实验反正分析了量化位数对导航信号相对捕获峰值及信噪比的影响,并分析了在给定抗干扰指标下卫星导航抗干扰系统所需的最小及最多量化位数,为实现导航抗干扰系统时合理选择量化位数提供了理论依据。
上传时间: 2013-10-09
上传用户:妄想演绎师