用verilog编程实现的基于FPGA的AD数据采集程序
上传时间: 2014-01-07
上传用户:yoleeson
本文论述了在整个无线收发系统中用软件的方法实现信道编译码系统的功能。实现了一种基于FPGA的信道编译码方法,并给出了VHDL语言的实现方法及仿真波形。信道编译码系统包括发射端的信道编码和接收端的信道译码两大部分。信道编码部分包括汉明编码、基带信号调制本次设计采用DPSK调制方式和并串转换连接模块。译码部分包括汉明译码、DPSK解调和链接模块。本系统的实现过程是:先通过软件编程实现各部分的功能模块,然后编程连接各模块,系统编译仿真通过以后载入FPGA(现场可编程门阵列) 芯片,验证结果。实验表明,该系统结果符合了设计的要求。由于FPGA具有重复可编程的特点,因而灵活性高,调试方便,且开发成本低,运行稳定可靠。
上传时间: 2013-12-25
上传用户:saharawalker
基于FPGA的24C02驱动程序,使用有限状态机~结构完整,测试通过。
上传时间: 2013-12-12
上传用户:VRMMO
基于FPGA的PCI接口源代码及Testbenc
上传时间: 2016-08-09
上传用户:源弋弋
verilog编写基于fpga的DDS实现
上传时间: 2013-12-20
上传用户:ruan2570406
verilog编写基于fpga的鉴相器模块
上传时间: 2016-08-09
上传用户:jackgao
verilog编写基于FPGA的示波器核心实现
上传时间: 2014-01-26
上传用户:sqq
介绍数字锁相环的基本结构,详细分析基于FPGA的数字锁相环的鉴相器、环路滤波器、压控振荡器各部分的实现方法,并给出整个数字锁相环的实现原理图。仿真结果表明,分析合理,设计正确。
上传时间: 2016-08-12
上传用户:xiaoyunyun
介绍了基于fpga的OFDM 宽带数据通信同步系统设计与实现.
上传时间: 2016-08-13
上传用户:youke111
基于FPGA的uart控制器,波特率可选,VHDL编程,Quartusii 6.0 平台,vhdl语言编程
上传时间: 2014-11-23
上传用户:2525775