基于FFT的GPS信号并行捕获的研究
本课题深入分析了GPS软件接收机基于FFT并行捕获算法并详细阐述了其FPGA的实现。相比于其它的捕获方案,该方案更好地满足了信号处理实时性的要求。 论文的主体部分首先简单分析了扩频通信系统的基本原理,...
本课题深入分析了GPS软件接收机基于FFT并行捕获算法并详细阐述了其FPGA的实现。相比于其它的捕获方案,该方案更好地满足了信号处理实时性的要求。 论文的主体部分首先简单分析了扩频通信系统的基本原理,...
可靠通信要求消息从信源到信宿尽量无误传输,这就要求通信系统具有很好的纠错能力,如使用差错控制编码。自仙农定理提出以来,先后有许多纠错编码被相继提出,例如汉明码,BCH码和RS码等,而C。Berrou等...
在微机上模拟I2C总线的设计,用并行口的D0(PIN2)模拟SCL信号,用D1(PIN3)模拟SDA信号。...
高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA...
·摘 要:本文介绍基于计算机并行端口的微型步进电机控制系统。针对双极型两相步进电机,设计了由集成音频功率放大器TDA1521组成的步进电机平衡桥式功率驱动电路;由计算机并行端口的数据端口组成步进电机的...
]本文介绍了如何利用CPLD(复杂可编程逻辑器件)与单片机的结合实现并行I/\r\nO(输入/输出)接口的扩展。该设计与用8255做并行I/O接口相比,与单片机软件完全兼容,\r\n同时拥有速度快,功...
一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns...
CRC校验码并行计算的FPGA实现,PDF打开...
基于FPGA的快速并行FFT及其在空间太阳望远镜图像锁定系统中的应用...
对于大型矩阵的乘积运算和高阶方阵的求逆运算, 构造了一种适用于多处理机系统的并行算法. 该方法能较大地节约计算机的工作单元, 提高计算速度和效率, 同时给出了具体的并行程序和计算结果....