虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

并完成LT编码过程

  • 基于EtherCAT总线的多轴控制系统设计

    多关节机器人在工业上已经得到了非常广泛的应用,并且以后会用在越来越多的其他领域。多轴控制系统作为多关节机器人的核心,发展也十分迅速。传统的多轴控制器体积比较庞大,扩展性不好。在工业4.0的时代,多轴控制系统也越来越智能,同时体积也在逐步减小,并且能够联网。EtherCAT现场总线是一种新兴工业实时以太网总线,经过多年的技术发展,在通讯速度,拓扑结构等领域已经具有非常独特的优势。本课题的工作主要是将EtherCAT现场总线技术应用在多轴控制系统中,利用其技术优势,进一步提高多轴控制器的扩展性和灵活性,使控制系统网络化。  本研究首先分析了多轴控制系统的现状以及发展趋势,介绍了EtherCAT现场总线技术,在此基础上,确立了多轴控制系统的开发架构以及开发方法。然后,课题设计完成了基于ET1100的通讯板。在此通讯板的基础上,使用STM32单片机作为EtherCAT应用层控制芯片,设计并完成了数字输入输出部分和模拟输入输出部分的软硬件。同时,为了达到工业现场的要求,设计着重考虑了安装的便利性,热插拔功能以及抗干扰性。接着,课题以实验室雕刻机为控制对象,以PC机作为EtherCAT主站,在主站上的TwinCAT软件中设计实现了雕刻机的正逆运动学算法,并设计实现人机界面。同时,课题使用ADS通讯接口与C#高级语言进行通讯,实现了数据的交互。为了更加方便实现人机交互,课题也基于.NET架构设计了人机界面,这样方便Windows平台对多轴系统的直接或者远程控制。最后,在雕刻机平台上对设计的多轴控制系统进行调试和实验,同时对多轴之间的同步性能进行测试,完成了雕刻机的单轴运动,点动运动,多轴联动以及示教运动,并且多轴之间的实时性在微秒级。

    标签: ethercat 总线 人机交互 计算机技术

    上传时间: 2022-05-29

    上传用户:qingfengchizhu

  • 电子焊接加工工艺标准

    电子焊接加工工艺标准文档本标准是由 IPC 产品保证委员会制订的关于电子组件质量目视检验接受条件的文件。本翻译版本如与英语版本出现冲突时,以英文版本为优先。本文件阐述有关电子制造与电子组装的可接受条件。从历史角度看,电子组装标准包括更为全面的有关原则和技术的指导性阐述。为更全面理解本标准的内容和要求,请同时使用本标准的关联文件 IPC-HDBK001,IPC-HDBK-610 和 IPC/EIA J-STD-001。本标准条件的目的不在于定义完成组装操作过程的工艺或批准客户产品的修理/更改。例如: 对粘接条件的规定并不意味/批准/要求粘接的应用,引脚绕线顺时针方向的描述并不意味/批准/要求所有的引脚绕线都要顺时针方向缠绕。IPC-A-610 包括了 IPC/EIA J-STD-001 范围以外有关操作方法、机械性能以及其它工艺方面的标准。

    标签: 电子焊接

    上传时间: 2022-06-07

    上传用户:

  • 基于射频识别技术的门禁系统的设计

    (1)研究了基于射频识别技术的门禁系统的总体设计,设计了射频IC读卡器的电路原理图,给出了PCB板,读卡器主要由射频天线、读卡模块、RS485通信接口及单片机控制系统组成,能读写Philips公司的Mifare非接触式智能射频卡,读卡距离约10cm.当没有卡进入读卡能量范围时,系统显示时钟,当有卡进入时则读卡内数据并将卡号信息显示在液晶显示器上.(2)深入研究RFID天线的EMC过滤器、接收电路以及天线匹配电路等构成,结合本设计采用了线圈天线,并从品质因素Q和调谐频率两方面设计读写器天线,设计优化了天线耦合电路.(3)针对设备组网应用要求,门禁终端通信采用RS485总线,同时结合门禁读卡器研究了RS485的网络拓扑结构,通过RS485接口与PC机组成通信网络系统。读卡器平时可独立工作,PC机会每隔一定时间访问读卡器,用PC机上的时钟统一校准读卡器上的时钟,并读取存储器内的读卡数据,以便读卡器中的数据得到及时处理.(4)设计单片机的包看门狗、液品显示、数据存储和实时时钟等在内的外围模块电路,采用串口设计如SPI.PC等,从而节约了单片机的vo接口.同时结合门禁系统设计门禁控制电路,完成设备的选材。(5)根据射频识别门禁系统总体设计要求,采用模块化软件设计方法,根据MF RC500的特性,系统地对MF RC500芯片的操作流程进行研究,设计主程序的流程图和各个模块子程序,使用Cs1语言开发了读写器的底层控制软件,并完成程序的调试,证明结果满足设计要求.

    标签: 射频识别 门禁系统

    上传时间: 2022-06-20

    上传用户:

  • IGBT失效分析技术

    近年来,对器件的失效分析已经成为电力电子领域中一个研究热点。本论文基于现代电力电子装置中应用最广的IGBT器件,利用静态测试仪3716,SEM(Scanning Electrom Microscope,扫描电子显微镜)、EDX(Energy Dispersive X-Ray Spectroscopy、能量色散x射线光谱仪)、FIB(Focused lon beam,聚焦高子束)切割、TEM(Thermal Emmision Microscope,高精度热成像分析仪)等多种分析手段对模块应用当中失效的1GBT芯片进行电特性分析、芯片解剖并完成失效分析,并基于相应的失效模式提出了封装改进方案。1,对于栅极失效的情况,本论文先经过电特性测试完成预分析,并利用THEMOS分析出栅极漏电流通路,找到最小点并进行失效原因分析,针对相应原因提出改进方案。2,针对开通与关断瞬态过电流失效,采用研磨、划片等手段进行芯片的解剖。并用SEM与EDX对芯片损伤程度进行评估分析,以文献为参考进行失效原因分析,利用saber仿真进行失效原因验证。3,针对通态过电流失效模式,采用解剖分析来评估损伤情况,探究失效原因,并采用电感钳位电路进行实验验证。4,针对过电压失效模式,采用芯片解剖方式来分析失效点以及失效情况,基于文献归纳并总结出传统失效原因,并通过大量实验得出基于封装的失效原因,最后采用saber仿真加以验证。

    标签: igbt

    上传时间: 2022-06-21

    上传用户:1208020161

  • 硕士论文:基于FPGA的PCIE数据采集卡设计

    广东工业大学硕士学位论文 (工学硕士) 基于FPGA的PCIE数据采集卡设计数据采集处理技术与传感器技术、信号处理技术和PC机技术共同构成检测 技术的基础,其中数据采集处理技术作为实现自动化检测的前提,在整个数字化 系统中处于尤为重要的地位。对于核磁共振这样复杂的系统设备,实现自动化测 试显得尤为必要,又因为核磁共振成像系统的特殊性,对数据的采集有特殊要求, 需要根据各种脉冲序列的不同要求设置采样点数和采样间隔,根据待采信号的不 同带宽来设置采样率,将系统成像的数据采集下来进行处理,最后重建图像和显 示。因此本文基于现有的采集技术开发专门应用于核磁共振成像的数据采集卡。 该采集卡从软件与硬件两个方面对基于FPGA的PCIE数据采集卡进行了研 究,并完成了实物设计。软件方面以FPGA为核心芯片完成数据采集卡的接口控 制以及数据处理。通过Altera的GXB IP核对数据进行捕捉,同时根据实际需要 设计了传输协议,由数据处理模块将捕捉到的数据通过CIC滤波器进行抽取滤 波,然后将信号存入DDR2 SDRAM存储芯片中。在传输接口设计上采用PCIE 总线接口的数据传输模式,并利用FPGA的IP核资源完成接口的逻辑控制。 硬件部分分为FPGA外围配置电路、DDR2接口电路、PCIE接口电路等模 块。该采集卡硬件系统由Flash对FPGA进行初始化,通过FPGA配置PCIE总 线,根据FPGA中PCIE通道引脚的要求进行布局布线。DDR2接口电路模块依 据DDR2芯片驱动和接收端的电平标准、端接方式确定DDR2与FPGA之间通 信的各信号走线。针对各个模块接口电路的特点分别进行眼图测试,分析了板卡 的通信质量,对整个原理图布局进行了设计优化。 通过测试,该数据采集卡实现了通过CPLD对FPGA进行加载,并在FPGA 内部实现了抽取滤波等高速数字信号处理,各种接IsI和控制逻辑以及通过大容量 的DDR2 SDRAM缓存各种数据处理结果正确。经系统成像,该采集卡采集下来 的数字信息可通过图像重建准确成像,为核磁共振成像系统的工程实现打下了良 好的成像基础。 

    标签: 核磁共振 信号处理 FPGA PCIE DDR2

    上传时间: 2022-06-21

    上传用户:fliang

  • LDO线性稳压电源管理芯片设计

    论文首先论述了线性稳压电源的基本原理,以此为基础对系统设计进行整体考虑,构建了系统整体架构,并制定了芯片的设计指标。利用小信号分析的方法对系统稳定性进行了分析讨论,根据系统稳定性原理,采用电容反馈补偿措施以确保系统稳定可靠根据设计指标,论文详细设计了芯片内部电路模块,包括:带隙基准电压源、误差放大器、过热保护、过流保护和使能电路等,通过综合比较晶体管的性能,确定调整管的类型,在基准电生源设计中,采用了电流相加的新型电路结构,使输出基准电压不仅具有良好的温度特性和电源电压抑制特性,而且克服了传统电路结构电压基准源的输出电压不能改变的缺点,提高了模块的可移植性,并充分考虑了低电压低功耗设计;在过热保护电路设计中,采用温度迟滞系统,克服了单温度保护点电路易受温度变化误触动的缺点。借助Cadence Spectre仿真软件完成仿真验证,实验结果表明,该系统在正常工作时,能得到3V稳定的输出电压,压降仪为150mv;在1K时电源抑制比为65.55dB,在10K时电源抑制比为50dB:在温度范围(-30℃-90℃)内系统能保持良好的稳定性,达到了设计要求,并完成了主要电路模块的版图设计与验证。

    标签: ldo 电源管理

    上传时间: 2022-06-23

    上传用户:

  • 人工智能:神经网络与深度学习

    神经网络神经网络是指用大量的简单计算单元构成的非线性系统,它在一定程度上模仿了人脑神经系统的信息处理、存储和检索功能,是对人脑神经网络的某种简化、抽象和模拟。1943年心理学家McCulloch和数学家Pitts合作提出了神经元的数学模型M-P神经元模型,证明了单个神经元能执行逻辑功能,从此开创了神经科学理论研究的时代。M-P模型,是按照生物神经元的结构和工作原理构造出来的一个抽象和简化了的神经元模型。权重当输入进入神经元时,它会乘以一个权重。例如,如果一个神经元有两个输入,则每个输入都将具有分配给它的一个关联权重。随机初始化权重,并在模型训练过程中更新这些权重。偏置除了权重之外,另一个被应用于输入的线性分量被称为偏置。它被加到权重与输入相乘的结果中。添加偏置的目的是改变权重与输入相乘所得结果的范围。激活函数激活函数的主要作用是加入非线性因素,以解决线性模型表达能力不足的缺陷,在整个神经网络中至关重要。常用的激活函数有Sigmoid、Tanh、ReLU。

    标签: 人工智能 神经网络 深度学习

    上传时间: 2022-06-24

    上传用户:得之我幸78

  • 升压式PWM开关电源控制芯片研究与设计

    开关电源具有体积小、效率高等特点,广泛应用在工业、商业、民用、军事和航空航天等领域。随着计算机、通讯等信息产业的飞速发展,便携式电子产品的广泛应用,我国开关电源市场的不断增长,开关电源控制芯片的研究已经成为国内功率电子学研究的热点。本论文主要研究了升压式PWM开关电源控制芯片的设计。开关电源变换器是一个由主回路和控制回路构成的闭环系统,所以本文首先分析了变换器CCM和DCM两种模式下主回路的稳态和动态特性,接着分析了整个闭环系统的控制模式和稳定性。在理论分析的基础上,研究了开关电源集成电路的主要模块,包括基准电压,振荡器,运算放大器,PWM比较器,并完成了电路设计。在系统级和电路级的分析和设计的基础上,利用Hspice对主要模块和整个系统进行仿真。仿真结果表明,本论文设计的升压式PWM开关电源控制芯片满足高效率、高精度、低工作电压等设计要求,适合应用在单电池供电的便携式电子产品中。本论文设计的芯片采用0.5umN阱1P2M的CMOS工艺制造。

    标签: pwm 开关电源

    上传时间: 2022-06-25

    上传用户:

  • 在VS(VC)2010中使用MSComm控件实现串口通信的详细步骤

    1.安装好VS2010,网上很多人说使用VC6.0的mscomm32.ocx控件,下载并注册,注册过程看上去还很复杂。我是使用VS2010自带的控件,因此没有这些过程,只需要安装好V52010就行了。2.建立“基于对话框”的MFC工程,命名为CommTest,应用程序类型选择“基于对话框”3.删除默认的“确定”,“取消”按钮和静态文本框“TODO在此放置对话框控件”,添加如下对话框控件:①“打开串口”按钮,添加方法为从右侧“工具箱”拖放一个“Button”到对话框,并在右侧“属性”卡中修改“Caption”为“打开串口”,修改“I0”为“IDC_BUTTON_OPEN”。②“关闭串口”按钮,添加方法为从右侧“工具箱”拖放一个“Button”到对话框,并在右侧“属性”卡中修改“Caption”为“关闭串口”,修改“ID”为“IDC_BUTTON_CLOSE”。③“发送”按钮,添加方法为从右侧“工具箱”拖放一个“Button”到对话框,并在右侧“属性”卡中修改“Caption”为“发送”,修改“ID”为“IDC_BUTTON_SEND”。④“发送编辑框”。⑤“接受编辑框”

    标签: MSComm 串口通信

    上传时间: 2022-06-30

    上传用户:shjgzh

  • 基于FPGA的DDS函数发生器的设计与实现

    摘要:论述了利用FPGA的系统级设计工具DSP Builder开发DDS函数发生器的总体设计思路,讨论了改变输出信号频率、幅度、相位的设计方法。系统基于Ahera公司的Cyclone系列FPGA,配合Silicon Labs公司高性能C8051F340单片机实现,给出了系统的软件仿真结果并完成了整个系统的硬件验证。结果证明了设计的正确性,同时表明采用DSPBuilder使DDS任意函数发生器的FPGA硬件实现更加简单,速度更快。

    标签: fpga dds 函数发生器

    上传时间: 2022-07-11

    上传用户: