虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

帧间差分

  • PCB设计中3W原则20H原则和五五原则都是什么

    3W原则在PCB设计中为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干扰,这就是3W规则。3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,例如时钟线,差分线,视频、音频信号线,复位信号线及其他系统关键电路需要遵循3W原则,而并不是板上所有的布线都要强制符合3W原则。 满足3W原则能使信号间的串扰减少70%,而满足10W则能使信号间的串扰减少近98%。 3W原则虽然易记,但要强调一点,这个原则成立是有先前条件的。从串扰成因的物理意义考量,要有效防止串扰,该间距与叠层高度、导线线宽相关。对于四层板,走线与参考平面高度距离(5~10mils),3W是够了;但两层板,走线与参考层高度距离(45~55mils),3W对高速信号走线可能不够。3W原则一般是在50欧姆特征阻抗传输线条件下成立。一般在设计过程中因走线过密无法所有的信号线都满足3W的话,我们可以只将敏感信号采用3W处理,比如时钟信号、复位信号。

    标签: pcb

    上传时间: 2021-11-08

    上传用户:wangshoupeng199

  • 什么是MIPI接口

    摘要:随着客户要求手机摄像头像素越来越高,同时要求高的传输速度,传统的并口传输越来越受到挑战。提高并口传输的输出时钟是一个办法,但会导致系统的EMC设计变得越来困难;增加传输线手机摄像头MIPI技术介绍随着客户要求手机摄像头像素越来越高,同时要求高的传输速度,传统的并口传输越来越受到挑战。提高并口传输的输出时钟是一个办法,但会导致系统的EMC设计变得越来困难;增加传输线的位数是,但是这又不符合小型化的趋势。采用MIPI接口的模组,相较于并口具有速度快,传输数据量大,功耗低,抗干扰好的优点,越来越受到客户的青睐,并在迅速增长。例如一款同时具备MIPI和并口传输的8M的模组,8位并口传输时,需要至少11根的传输线,高达96M的输出时钟,才能达到12FPS的全像素输出;而采用MIPI接口仅需要2个通道6根传输线就可以达到在全像素下12FPS的帧率,且消耗电流会比并口传输低大概20MA。由于MIPI是采用差分信号传输的,所以在设计上需要按照差分设计的一般规则进行严格的设计,关键是需要实现差分阻抗的匹配,MIPI协议规定传输线差分阻抗值为80-125欧姆。上图是个典型的理想差分设计状态,为了保证差分阻抗,线宽和线距应该根据软件仿真进行仔细选择;为了发挥差分线的优势,差分线对内部应该紧密耦合,走线的形状需要对称,甚至过孔的位置都需要对称摆放;差分线需要等长,以免传输延迟造成误码:另外需要注意一点,为了实现紧密的耦合,差分对中间不要走地线,PIN的定义上也最好避免把接地焊盘放置在差分对之间(指的是物理上2个相邻的差分线)。

    标签: mipi 接口

    上传时间: 2022-06-02

    上传用户:

  • 基于微弱信号检测和跟踪的雷达信号处理研究

    在雷达信号处理中,通常可以延长积累时间以增加实际应用的能量,达到降低信号信噪比要求的日的。随着积累时间延长,特别是当目标进行变速、转弯等机动飞行时,目标的多普勒回波是时变的,不再能看作中稳信号,传统的基于FFT的相参积累不再适用。本文以新体制米波舌达研制为背景,研究微弱信号长时间积累检测的新理论和新方法,主要研究内容包括:1,对目前微弱信号长时间积累检测问题的研究现状进行了分析,明确了对多项式相位信号及跨距离单元积累问题研究的必要性2,研究了多项式相位信号的检测问题,提出了先对雷达的多晋勒回波信号进行时频分析,再利用随机Hough变换(RHT)对得到的时频图进行多项式曲线检测的方法。随机Hough变换是针对图象处理中直线、圆和椭圆等几何图形的检测问题而提出的,本文将其借鉴到微弱信号长时间积累检测中,克服了以往使用Hough变换通常只能分析线性调频信号的局限。本文对影响其检测性能的关键因素进行了分析,并进行了仿真,结果表明随机Hough变换具有参数空间无限大、参数精度任意高、时间和空间复杂度低的优点,特别适合于雷达信号的长时间积累检测。3,在雷达的长时间积累过程中,目标在整个积累时间内,可能由于径向运动导致其回波分段出现在几个不同的距离单元中。如果不考虑距离的走V/动,仪仪简单地将同一个距离单元上的信号进行乱累,就无法有效地利用信号的能量。这就需要在信号处理中进行跨距离单元的积累检测。本文将信号的时频图推广到时间-多普勒频率-距离三维空间中,将应用于二维图像的RHT算法推广到三维空间的检测中。利用时间-多普勒频率距离三维空间的直线检测,来克服雷达回波散布在不同距离单元所带来的信号积累问题。4,在实际应用中,随着积累时间增加,目前有关多项式相位信号检测和估计的方法需要的资源量,特别是存储量也大大增加,因而很难直接应用于微弱信号的检测。本文在高阶模糊函数的基础上,采用时域分帧处理方法,每帧进行门限预处理,剔除大部分干扰噪声,仅保留包含目标在内的部分HAF谱成分以作后续的帧间累加,最后再进行二次门限检测。目标多普勒回波进行两级门限处理的方法可以有效地应用于微弱信号的检测,减少运算量和存储需求,有利于应用于实时信号处理系统。

    标签: 微弱信号检测 雷达

    上传时间: 2022-06-17

    上传用户:

  • Spartan6系列之器件引脚功能详述

    1.Spartan-6 系列封装概述Spartan-6 系列具有低成本、省空间的封装形式,能使用户引脚密度最大化。所有Spartan-6 LX 器件之间的引脚分配是兼容的,所有Spartan-6 LXT器件之间的引脚分配是兼容的,但是Spartan-6 LX和Spartan-6 LXT器件之间的引脚分配是不兼容的。表格1 Spartan-6 系列FPGA封装2.Spartan-6 系列引脚分配及功能详述Spartan-6 系列有自己的专用引脚,这些引脚是不能作为Select IO 使用的,这些专用引脚包括:专用配置引脚,表格2 所示GTP高速串行收发器引脚,表格3 所示表格2 Spartan-6 FPGA专用配置引脚注意:只有LX75, LX75T, LX100, LX100T, LX150, and LX150T器件才有VFS、VBATT、RFUSE引脚。表格3 Spartan-6 器件GTP通道数目注意:LX75T 在FG(G)484 和CS(G)484 中封装4 个GTP通道,而在FG(G)676中封装了8 个GTP通道;LX100T在FG(G)484 和CS(G)484 中封装4个GTP通道,而在FG(G)676 和FG(G)900中封装了8 个GTP通道。如表4,每一种型号、每一种封装的器件的可用IO 引脚数目不尽相同,例如对于LX4TQG144器件,它总共有引脚144 个,其中可作为单端IO 引脚使用的IO 个数为102 个,这102 个单端引脚可作为51 对差分IO 使用,另外的32 个引脚为电源或特殊功能如配置引脚。表格4 Spartan6 系列各型号封装可用的IO 资源汇总表格5 引脚功能详述

    标签: spartan-6

    上传时间: 2022-06-18

    上传用户:

  • Altium Designer 21.9.2 中文版,AD21软件安装包2021版

    Altium Designer2021是一款非常专业的一体化电路设计软件。软件为工程师提供了简单易用的PCB设计及原理图捕获的集成方法,该版本中加入了无限的机械层、支持印刷电子以及支持HID设计等多种功能,为用户提供了更加全面的设计解决方案,大幅度提高工作效率。Altium Designer软件功能  实时线路纠正  Altium Designer 的布线引擎在布线过程中会主动防止产生锐角、以及避免创建不必要的环路。  优化差分对走线  无论您是走线到焊盘,还是从焊盘走线,或是仅在电路板上的障碍物周围绕线,Altium Designer都能够确保您的差分对走线有效耦合在一起。  优化走线  布线后期的修线功能可以在遵循用户的设计规则的同时,保持走线的专业完整性。Altium Designer  元器件搜索面板  通过对全球供应商的零件进行参数搜索,直接放置和移植满足设计、可用性和成本要求的电子零件。  支持印刷电子技术  Altium Designer对印刷电子叠层设计的支持为设计人员提供了具有明显优势的新选项。  支持HDI设计  支持微孔技术,能够加速用户的HDI设计。  多板设计系统的对象智能匹配  解决多板设计这一挑战,确保外壳中多个板子之间有序排列和配合。  多板设计系统支持软硬结合设计  使用软硬结合板和单板设计创建多板装配件。Altium Designer  用于设计导出和几何计算的3D内核  逻辑上将多个PCB设计项目结合到一个物理装配件系统中,确保多个板子的排列、功能都正常,以及板子间相互配合不会发生冲突。  焊盘、过孔的热连接  即时更改焊盘和过孔的热连接方式。  Draftsman  Draftsman的改进功能使您可以更轻松地创建PCB的制造和装配图纸。  无限的机械层  没有层数限制,完全按照您的需要组织您的设计。  叠层材料库  探索Altium Designer如何轻松定义层堆栈中的材料Altium Designer  布线跟随模式  了解如何通过电路板的轮廓跟随功能在刚性和柔性设计中轻松布线。  元器件回溯  移动电路板上的元器件,而不必对它们重新布线。  高级的层堆栈管理器  层堆栈管理器已经被完全更新和重新设计,包括阻抗计算、材料库等。  叠层阻抗分布管理器  管理带状线、微带线、单根导线或差分对的多个阻抗分布。

    标签: Altium Designer软件下载

    上传时间: 2022-07-22

    上传用户:canderile

  • 车用CAN总线抗电磁干扰能力研究.rar

    本文主要围绕车用CAN总线抗电磁干扰能力进行了研究。 首先,在在参考国内外相关研究资料的基础上,依据FORD公司的ES-XW7T-1A278-AC电磁兼容标准、IS07637-3对非电源线的瞬态传导抗干扰测试标准和IS011452-4大电流注入(BCI)电磁兼容性标准,利用瑞士EMTEST公司的UCS-200M、CSW500D等设备,搭建了3个用于测试CAN总线抗干扰能力的实验平台。 在所搭建的测试平台上,着重从CAN总线通讯介质选择和CAN节点抗干扰设计两个方面进行了理论分析和对比实验研究,得出了当采用屏蔽双绞线和非屏蔽双绞线作为总线通讯介质时,影响其抗干扰能力的因素;当CAN总线节点采用的不同的物理层参数时,如光耦、共模线圈、磁珠、滤波电容、分裂端接电阻、不同的总线发送电平、不同的CAN收发器等,对CAN总线抗干扰能力的影响,给出了一些增强CAN节点电路抗干扰能力的建议及一种推荐电路。 最后提出了一种新的提高CAN总线抗干扰能力的方法,即通过把CAN总线的CANH和CANL数据线分别通过一个电阻连接到总线收发器的地和电源端,使总线的差分电平整体下拉,从而降低总线收发器对某些干扰引起的电平波动所产生的误判断以达到增强抗电磁干扰的目的。并在基于FORD公司的ES-XW7T-1A278-AC电磁兼容标准所搭建的CAN总线测试平台上进行实验,验证了其有效性。

    标签: CAN 车用 总线

    上传时间: 2013-06-19

    上传用户:zhang469965156

  • 静电梳齿结构的MEMS分析和优化设计.rar

    微机电系统(MEMS)器件的构成涉及微电子、微机械、微动力、微热力、微流体学、材料、物理、化学、生物等多个领域,形成了多能量域并交叉耦合。为其产品的建模、仿真以及优化设计带来了较大的难度。由于静电驱动的原理简单使其成为MEMS器件中机械动作的主要来源。而梳齿结构在MEMS器件中有广泛的应用:微谐振器、微机械加速度计、微机械陀螺仪、微镜、微镊、微泵等。所以做为MEMS的重要驱动方式和结构形式,静电驱动梳齿结构MEMS器件的耦合场仿真分析以及优化设计对MEMS的开发具有很重要的意义。本课题的研究对静电驱动梳齿结构MEMS器件的设计具有较大的理论研究意义。 本文的研究工作主要包括以下几个方面: 1、采用降阶宏建模技术快速求解静电梳齿驱动器静电-结构耦合问题,降阶建模被用于表示微谐振器的静态动态特性。论文采用降阶建模方法详细分析了静电梳齿驱动器的各参数对所产生静电力以及驱动位移的关系;并对静电梳齿驱动器梳齿电容结构的静电场进行分析和模拟,深入讨论了边缘效应的影响;还对微谐振器动态特性的各个模态进行仿真分析,并计算分析了前六阶模态的频率和谐振幅值。仿真结果表明降阶建模方法能够快速、准确地实现多耦合域的求解。 2、从系统角度出发考虑了各个子系统对叉指式微机械陀螺仪特性的影响,系统详细地分析了与叉指状微机械陀螺仪性能指标-灵敏度密切相关的结构特性、电子电路、加工工艺和空气阻尼,并在此分析的基础上建立了陀螺的统一多学科优化模型并对其进行多学科优化设计。将遗传算法和差分进化算法的全局寻优与陀螺仪系统级优化相结合,证实了遗传算法和差分进化算法在MEMS系统级优化中的可行性,并比较遗传算法和差分进化算法的优化结果,差分进化算法的优化结果较大地改善了器件的性能。 3、从系统角度出发考虑了各个子系统对梳齿式微加速度计特性的影响,在对梳齿式微加速度计各个学科的设计要素进行分析的基础上,对各个子系统分别建立相对独立的优化模型,采用差分进化算法和多目标遗传算法对其进行优化设计。证实了差分进化算法和多目标遗传算法对多个子系统耦合的系统级优化的可行性,并比较了将多目标转换为单目标进行优化和采用多目标进行优化的区别和结果,优化结果使器件的性能得到了改善。

    标签: MEMS 静电

    上传时间: 2013-05-15

    上传用户:zhangjinzj

  • 基于DSP高频通讯全桥开关电源的研究与设计.rar

    近年来,随着大规模集成电路的飞速发展,微控制器和数字信号处理器的性价比不断提高,数字控制技术已逐步应用于大中功率高频开关电源。相对于传统模拟控制方式,数字控制方式具有电源设计灵活、外围控制电路少、可采用较先进的控制算法、具有较高可靠性等优点。 高频开关电源具有体积小、重量轻、效率高、输出纹波小等特点,现已逐步成为现代通讯设备的新型基础电源系统。针对传统开关电源中损耗较大、超调量较大、动态性能较差等问题,本文采用基于DSP的全桥软开关拓扑结构。全桥软开关移相控制技术由智能DSP系统完成,采样信号采用差分传输,控制算法采用模糊自适应PID算法,产生数字PWM波配合驱动电路控制全桥开关的通断。在输入端应用平均电流控制法的有源功率因数校正,使输入电流跟随输入电压的波形,从而使功率因数接近1。最后通过Matlab仿真结果表明模糊自适应PID控制算法比传统PID控制算法在超调量,调节时间,动态特性等性能上具有优越性。 论文以高频开关电源的设计为主线,在详细分析各部分电路原理的基础上,进行系统的主电路设计、辅助电路设计、控制电路设计、仿真研究、软件实现。重点介绍了高频变压器的设计及模糊自适应PID控制器的实现。并将辅助电源及控制电路制成电路板,以及在此电路板基础上进行各波形分析并进行相关实验。

    标签: DSP 高频 通讯

    上传时间: 2013-04-24

    上传用户:s蓝莓汁

  • 模块化UPS并联及控制技术研究.rar

    随着用户对供电质量要求的进一步提高,模块化UPS 并联系统获得了越来越广泛的应用。本文以模块化UPS为研究对象,根据电路结构,将其分为直流部分模块化和交流部分模块化分别进行讨论。整流环节对Boost-PFC 电路进行并联控制,实现直流部分的模块化;逆变环节在瞬时电压PID 控制的基础上,引入了瞬时均流的并联控制策略,实现交流部分的模块化。 介绍了有源功率因数校正技术的基本原理和控制思路,分析了单管双Boost-PFC电路的工作过程,并将其简化等效成常规的Boost 电路进行分析和控制。根据控制系统的结构,分别对电流控制环和电压控制环进行了分析,得出了电感电流主要受电流指令的影响,而输入输出电压差的影响则相对比较小;输出电压主要受参考给定指令电压、缓启给定指令电压以及输出电流等因素的影响。根据电流环和电压环的解析表达式,给出了并联控制的方法及原理。 对单相电路、三相电路以及多模块并联电路分别进行了仿真验证,对多模块的并联系统进行了实验验证。建立了单相逆变器的数学模型,并加入PID 控制器,得到了输出电压的解析表达式,得出逆变器输出电压与参考给定电压和输出电流有关。利用极点配置的方法得到了模拟域PID 控制器参数的计算公式,并采用后向差分法,将其转换到数字域,得到了数字PID 控制器参数与模拟域参数的换算关系。通过实验测试和曲线拟合的办法,得到了实际逆变器的电路参数。通过对所设计的数字PID 控制器进行仿真和实验,验证了理论分析和计算。建立了PID 电压闭环的多逆变器并联系统数学模型,分析得出并联系统的输出电压主要由系统中各模块的平均给定电压决定,同时也受较高次的输出谐波电流影响,受输出基波电流影响相对较小;环流主要受模块的给定电压与系统平均给定电压的偏差影响。针对环流产生的原因,提出了一种瞬时均流控制策略来减小系统环流对给定电压偏差的增益,从而达到瞬时均流的目的。 对两逆变模块并联的系统在各种工况下进行了仿真和实验,验证了理论分析的正确性和这种瞬时均流控制策略的可行性。

    标签: UPS 模块化 并联

    上传时间: 2013-04-24

    上传用户:ggwz258

  • GSM接收机同步技术研究与基于FPGA和DSP的接收机设计.rar

    GSM是全球使用最为广泛的一种无线通信标准,不仅在民用领域,也在铁路GSM-R等专用领域发挥着极为重要的作用。由于无线信道具有瑞利衰落和延时效应,在通信系统的收发两端也存在不完全匹配等未知因素,因此接收的信号叠加有各种误差因素的影响。GSM接收机的实现离不开系统的同步,为了得到更好的同步质量,就必须对GSM基带同步技术进行研究,选择一种最合适的同步算法。GSM的同步既有时间同步,也有频率同步。 @@ 软件无线电是当前通信领域引入注目的热点之一。长期以来,GSM的接收和解调都是由专用的ASIC芯片来完成的,通过软件来实现GSM接收机的基带算法,体现了软件无线电技术的思想,选择用它们来实现的GSM接收机具有灵活、可靠、扩展性好的优点。 @@ 论文主要讨论GSM接收机同步算法与基于FPGA和DSP的GSM接收机设计, @@  主要内容包括: @@ 通过相关理论知识的学习,设计验证了GSM基带同步算法。对FB时间同步,讨论了包络检测和FFT变换两种不同的方法;对SB时间同步,介绍实相关和复相关两种方法;对频率同步,给出了一种对FB运用相关运算来精确估计频率误差的算法。 @@ 设计了使用GSM射频收发芯片RDA6210并通过实验室的ALTERA EP3C25FPGA开发板进行控制的GSM射频端的解决方案,论文对RDA6210的性能和控制方式进行了详细的介绍,设计了芯片的控制模块,得到了下变频后的GSM基带信号。 @@ 设计了基于RF前端+FPGA的GSM接收机方案。利用ALTERA EP2S180开发平台来完成基带数据的处理。针对ALTERA EP2S180开发平台模数转换器AD9433的特点使用THS4501设计了单独的差分运算放大器模块;设计了平台的数据存储方案并将该平台得到的基带采样数据用于同步算法的仿真。 @@ 设计了基于RF前端+DSP的GSM接收机方案。利用模数转换器AD9243、FPGA芯片和TMS320C6416TDSP芯片来完成基带数据的处理。设计了McBSP+EDMA传输的数据存储方案。 @@ 给出了接收机硬件测试的结果,从多方面验证了所设计硬件平台的可靠性。 @@关键词:GSM接收机;同步;RF; FPGA;DSP;

    标签: FPGA GSM DSP

    上传时间: 2013-07-01

    上传用户:sh19831212