虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

小数<b>分</b>频

  • 基于CPLD-FPGA的半整数分频器的设计

    基于CPLD-FPGA的半整数分频器的设计,用于设计EDA

    标签: CPLD-FPGA 整数 分频器

    上传时间: 2013-09-03

    上传用户:pioneer_lvbo

  • VHDL源程序:半整数分频器电路

    半整数分频器电路的VHDL源程序,供大家学习和讨论。\r\n

    标签: VHDL 源程序 整数 分频器

    上传时间: 2013-09-04

    上传用户:fdfadfs

  • 74LS74二分频与四分频电路

    分频电路的设计与学习

    标签: 74 LS 二分频 分频电路

    上传时间: 2013-10-26

    上传用户:不懂夜的黑

  • 74LS294 74LS292分频器

    数字芯片的简单应用有74LS294和74LS292分频器。

    标签: 74 LS 294 292

    上传时间: 2013-12-27

    上传用户:caiguoqing

  • D触发器组成的_2N_1_2分频电路

    D触发器组成的_2N_1_2分频电路

    标签: D触发器 分频电路

    上传时间: 2013-10-12

    上传用户:lyy1234

  • 分频电路学习文档

    分频

    标签: 分频电路 文档

    上传时间: 2014-12-23

    上传用户:redherr

  • 3GHz射频信号源模块GR6710

    产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任意调制输出。GR6710既可程控发生点频信号和扫频信号,也支持内部调制和外部调制。GR6710可安装于3U/6U背板上工作,也可以独立供电工作,使用灵活。该模块可用于通信测试、校准信号源。 技术指标 频率特性 频率范围:9kHz~3GHz,500KHz以下指标不保证 频率分辨率:3Hz,1Hz(载频<10MHz时) 频率稳定度:晶振保证 电平特性 电平范围:-110dBm~+10dBm 电平分辨率:0.5dB 电平准确度:≤±2.5dB@POWER<-90dBm,≤±1.5dB@POWER>-90dBm 输出关断功能 频谱纯度 谐波:9KHz~200MHz≥20dBc,200MHz~3GHz≥30dBc 非谐波:≤80dBc典型值(偏移10kHz,载频<1GHz),≥68dBc(偏移10kHz,其它载频), 锁相环小数分频杂散≥64dBc(偏移10kHz) SSB相噪: ≤-98dBc/Hz 偏移20kHz(500MHz) ≤-102dBc/Hz 偏移20kHz(1GHz) ≤-90dBc/Hz 偏移20kHz(>1GHz) 调制输出:调幅AM、调频FM、脉冲CW,其它调制输出可以通过IQ选件实现 调制源:内、外 参考时钟输入和输出:10MHz,14dBm 控制接口:CPCI、PXI、SPI、RS232、RS485、自定义GPIO 射频和时钟连接器:SMA-K 电源接口:背板供电、独立供电 可选 电源及其功耗:+5V DC、±12V DC(纹波≤2%输出电压),≤38W 结构尺寸:3U高度4槽宽度(100mm×160mm×82mm,不含连接器部分) 工作环境:商业级温度和工业级温度 可选,振动、冲击、可靠性、MTBF 测控软件功能:射频信号发生、调制信号输出、跳频/扫频信号发生、支持WindowsXP系统 成功案例: 通信综测仪器内部的信号源模块 无线电监测设备内部的信号校准模块 无线电通信测试仪器的调制信号发生

    标签: 3GHz 6710 GR 射频信号源

    上传时间: 2013-11-13

    上传用户:s363994250

  • 2012TI杯陕西赛题B题--频率补偿电路

    2012TI杯陕西赛题H题,2012TI杯陕西赛题B题--频率补偿电路.

    标签: 2012 TI 频率补偿电路

    上传时间: 2013-10-07

    上传用户:ysystc670

  • 数字电路讲座:寄存器计数器分频器

    数字电路讲座:寄存器计数器分频器

    标签: 数字电路 寄存器 分频器 讲座

    上传时间: 2013-10-27

    上传用户:DXM35

  • 差分阻抗

    当你认为你已经掌握了PCB 走线的特征阻抗Z0,紧接着一份数据手册告诉你去设计一个特定的差分阻抗。令事情变得更困难的是,它说:“……因为两根走线之间的耦合可以降低有效阻抗,使用50Ω的设计规则来得到一个大约80Ω的差分阻抗!”这的确让人感到困惑!这篇文章向你展示什么是差分阻抗。除此之外,还讨论了为什么是这样,并且向你展示如何正确地计算它。 单线:图1(a)演示了一个典型的单根走线。其特征阻抗是Z0,其上流经的电流为i。沿线任意一点的电压为V=Z0*i( 根据欧姆定律)。一般情况,线对:图1(b)演示了一对走线。线1 具有特征阻抗Z11,与上文中Z0 一致,电流i1。线2具有类似的定义。当我们将线2 向线1 靠近时,线2 上的电流开始以比例常数k 耦合到线1 上。类似地,线1 的电流i1 开始以同样的比例常数耦合到线2 上。每根走线上任意一点的电压,还是根据欧姆定律,

    标签: 差分阻抗

    上传时间: 2013-10-20

    上传用户:lwwhust