虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

小容量

  • 2812最小系统版

    2812的最小系统PCB版

    标签: 2812 最小系统

    上传时间: 2013-10-22

    上传用户:JIEWENYU

  • 2407最小系统PCB图

    DSP 2407 的最小系统板原理图(PCB),可以直接拿来自己做一个,不用买开发板,设计时加个外围扩展RAM

    标签: 2407 PCB 最小系统

    上传时间: 2013-10-19

    上传用户:zhangyi99104144

  • DSP TMS320LF2407最小系统的研究

    本文设计的DSP最小系统可用于本科生参加电子设计大赛,也可对研究生的基本技能训练起到较好的作用,为以后完成毕业论文提供DSP相关的理论。硬件是由TI公司专门为电力电子和电机控制而开发的16为定点数字信号处理芯片TMS320LF2407为核心,辅以相应的电源、时钟、复位、和JTAG接口电路,构成了一个DSP最小系统。完成BSP最小系统的实物制作及软件调试,通过相关实验证明系统运作稳定可靠。

    标签: 2407 DSP 320 TMS

    上传时间: 2013-11-08

    上传用户:hzakao

  • 在小尺寸DSP上实现2D条形码解码

    在小尺寸DSP上实现2D条形码解码

    标签: DSP 尺寸 条形码 解码

    上传时间: 2014-01-11

    上传用户:assef

  • 写给小白们的FPGA入门设计实验

      写给小白们的FPGA入门设计实验:   1. 写在前面的话    2   2. Lab 1 : LCD1602 字符显示设计  3   2.1. 摘要   2.2. 内容   2.3. 程序   2.4. 结果(问题,解决,体会)   3. Lab 2 : 4 位减法、加法器设计   3.1. 摘要   3.2. 内容   3.3. 程序   3.4. 结果(问题,解决,体会)   4. Lab 3 :三位二进制乘法器设计   4.1. 摘要   4.2. 内容   4.3. 程序   4.4. 结果(问题,解决,体会)   5. Lab 4 :序列检测器设计   6. Lab 5 :变模计数器设计   

    标签: FPGA 设计实验

    上传时间: 2013-11-05

    上传用户:silenthink

  • CPLD最小系统原理图

    CPLD最小系统设计

    标签: CPLD 最小系统 原理图

    上传时间: 2013-12-22

    上传用户:lifangyuan12

  • 基于SPI接口和FIFO缓冲器的大容量高速实时数据存储方案

    大容量高速实时数据存储方案

    标签: FIFO SPI 接口 大容量

    上传时间: 2013-11-18

    上传用户:youke111

  • NIOS图片教程1---建立一个最小系统

    NIOS教程1---建立一个最小系统

    标签: NIOS 教程 最小系统

    上传时间: 2013-11-07

    上传用户:bioequ

  • 多级小波逆变换实时系统方案

    提出了一种基于FPGA的多级小波逆变换的高速、实时的硬件解决方案。仿真验证表明本方案能够满足连续输入的数据进行实时处理的要求,并且所设计的系统具有功耗低、成本低等优点。

    标签: 多级 小波逆变换 实时系统 方案

    上传时间: 2014-12-28

    上传用户:Zero_Zero

  • 华为 FPGA设计高级技巧Xilinx篇

      随着HDL Hardware Description Language 硬件描述语言语言综合工具及其它相关工具的推广使广大设计工程师从以往烦琐的画原理图连线等工作解脱开来能够将工作重心转移到功能实现上极大地提高了工作效率任何事务都是一分为二的有利就有弊我们发现现在越来越多的工程师不关心自己的电路实现形式以为我只要将功能描述正确其它事情交给工具就行了在这种思想影响下工程师在用HDL语言描述电路时脑袋里没有任何电路概念或者非常模糊也不清楚自己写的代码综合出来之后是什么样子映射到芯片中又会是什么样子有没有充分利用到FPGA的一些特殊资源遇到问题立刻想到的是换速度更快容量更大的FPGA器件导致物料成本上升更为要命的是由于不了解器件结构更不了解与器件结构紧密相关的设计技巧过分依赖综合等工具工具不行自己也就束手无策导致问题迟迟不能解决从而严重影响开发周期导致开发成本急剧上升   目前我们的设计规模越来越庞大动辄上百万门几百万门的电路屡见不鲜同时我们所采用的器件工艺越来越先进已经步入深亚微米时代而在对待深亚微米的器件上我们的设计方法将不可避免地发生变化要更多地关注以前很少关注的线延时我相信ASIC设计以后也会如此此时如果我们不在设计方法设计技巧上有所提高是无法面对这些庞大的基于深亚微米技术的电路设计而且现在的竞争越来越激励从节约公司成本角度出 也要求我们尽可能在比较小的器件里完成比较多的功能   本文从澄清一些错误认识开始从FPGA器件结构出发以速度路径延时大小和面积资源占用率为主题描述在FPGA设计过程中应当注意的问题和可以采用的设计技巧本文对读者的技能基本要求是熟悉数字电路基本知识如加法器计数器RAM等熟悉基本的同步电路设计方法熟悉HDL语言对FPGA的结构有所了解对FPGA设计流程比较了解

    标签: Xilinx FPGA 华为 高级技巧

    上传时间: 2013-11-06

    上传用户:asdfasdfd