crc任意位生成多项式 任意位运算 自适应算法 循环冗余校验码(CRC,Cyclic Redundancy Code)是采用多项式的 编码方式,这种方法把要发送的数据看成是一个多项式的系数 ,数据为bn-1bn-2…b1b0 (其中为0或1),则其对应的多项式为: bn-1Xn-1+bn-2Xn-2+…+b1X+b0 例如:数据“10010101”可以写为多项式 X7+X4+X2+1。 循环冗余校验CRC 循环冗余校验方法的原理如下: (1) 设要发送的数据对应的多项式为P(x)。 (2) 发送方和接收方约定一个生成多项式G(x),设该生成多项式 的最高次幂为r。 (3) 在数据块的末尾添加r个0,则其相对应的多项式为M(x)=XrP(x) 。(左移r位) (4) 用M(x)除以G(x),获得商Q(x)和余式R(x),则 M(x)=Q(x) ×G(x)+R(x)。 (5) 令T(x)=M(x)+R(x),采用模2运算,T(x)所对应的数据是在原数 据块的末尾加上余式所对应的数据得到的。 (6) 发送T(x)所对应的数据。 (7) 设接收端接收到的数据对应的多项式为T’(x),将T’(x)除以G(x) ,若余式为0,则认为没有错误,否则认为有错
上传时间: 2014-01-16
上传用户:hphh
100个经典vhdl编程实例, 第1例 带控制端口的加法器 第2例 无控制端口的加法器 第3例 乘法器 第4例 比较器 第5例 二路选择器 第6例 寄存器 第7例 移位寄存器 第8例 综合单元库 第9例 七值逻辑与基本数据类型 第10例 函数 第11例 七值逻辑线或分辨函数 第12例 转换函数 第13例 左移函数 第14例 七值逻辑程序包 第15例 四输入多路器......
上传时间: 2014-01-20
上传用户:agent
这是GPS接收机,基带处理模块中累加模块设计代码,用于码跟踪环。代码设计巧妙,避免了消耗FPGA中比较稀缺的硬件乘法器资源。
上传时间: 2013-12-24
上传用户:xinzhch
用verlog语言编的一些基础实验,适合于FPGA/CPLD的初学者。内容包括8位优先编码器,乘法器,除法器,多路选择器,二进制转BCD码,加法器,减法器等等。
上传时间: 2013-12-29
上传用户:siguazgb
CPU设计,加法器,乘法器,除法器等,有原理讲解等。挺不错的资料
标签: CPU
上传时间: 2014-01-21
上传用户:shus521
高频小信号放大器,采用1496模拟乘法器,分为调制解调模块
上传时间: 2016-02-17
上传用户:linlin
现在,常用的模拟乘法器基本上都已实现集成化。而且集成模拟乘法器是一种重要的非线性器件,广泛应用于频率变换、信号处理电路中,构成调制、解调或其它电路。随着集成技术的发展和应用的日益广泛,它已成为继集成运算放大器后最通用的模拟集成电路之一。下面简单介绍一下模拟乘法器
标签:
上传时间: 2016-02-23
上传用户:kbnswdifs
RS(255,239)编码的乘法器系数计算,用VC++实现
标签: 255
上传时间: 2016-04-04
上传用户:dreamboy36
用游标的方法实现对称差的计算,即 (A-B)+(B-A)
上传时间: 2016-05-23
上传用户:远远ssad
在gf(2^13)中,固定因子乘法器(基于自然基,0-128)
上传时间: 2016-05-24
上传用户:ynsnjs