袖珍型电子日历及8路长时间定时控制器程序
上传时间: 2013-10-29
上传用户:agent
51定时器计算
上传时间: 2014-12-26
上传用户:zyt
归纳了555定时器的功能,给出了一种易于记忆的简化模型,同时就其构成的无稳态触发器、单稳态触发器及双稳态触发器等应用电路的特点进行了探讨。
上传时间: 2013-12-22
上传用户:xiaoxiang
这一节,我们将向大家介绍如何使用STM32的通用定时器,STM32的定时器功能十分强大,有TIME1和TIME8等高级定时器,也有TIME2~TIME5等通用定时器,还有TIME6和TIME7等基本定时器。在《STM32参考手册》里面,定时器的介绍占了1/5的篇幅,足见其重要性。这一节,我们选择难度适中的通用定时器来介绍。本节分为如下几个部分: 3.7.1 STM32通用定时器简介 3.7.2 硬件设计 3.7.3 软件设计 3.7.4 下载与测试
上传时间: 2013-11-04
上传用户:hebanlian
DSP的使用正呈爆炸式发展。OFDM、GPS相关器、FFT、FIR滤波器或H.264之类计算密集型算法在从移动电话到汽车的各种应用中都很常见。设计人员实现DSP有三种选择:他们可以使用DSP处理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其极大的NRE和较长研制周期使其对许多设计而言并不适用。定制ASIC的研制周期可达一年之久,比最终产品的使用寿命都长。FPGA已占居较大的市场份额,因为其能提供比DSP处理器更好的吞吐量,而且没有ASIC的极大NRE和较长研制周期。 因此,常常将基于ARM的MCU和FPGA结合使用来实现这些设计,其中FPGA实现设计的DSP部分。然而,FPGA也有其自身的不足--最突出的是功耗很高(静态功耗接近2W),且性能比ASIC慢。FPGA时钟用于逻辑执行时通常限制为50MHz,而ASIC可以400MHz或更高频率执行逻辑。其他缺点还包括在IP载入基于SRAM的FPGA时安全性还不够理想,成本也较高。尽管FPGA成本已迅速降低,但价格通常在10,000片左右就不再下降,因此仍比较昂贵。 新型可定制Atmel处理器(CAP)MCU具有的门密度、单元成本、性能和功耗接近基于单元的ASIC,而NRE较低且开发时间较快。与基于ARM的非可定制标准产品MCU一样,不需要单独的ARM许可。 可定制MCU利用新型金属可编程单元结构(MPCF)ASIC技术,其门密度介于170K门/mm2与210K门/mm2之间,与基于单元的ASIC相当。例如,实现D触发器(DFF)的MPCF单元与标准的单元DFF都使用130nm的工艺,所用面积差不多相同。
上传时间: 2013-10-29
上传用户:xymbian
当执行机构需要的不是控制量的绝对值,而是控制量的增量(例如去驱动 步进电动机)时,需要用PID的“增量算法”。 增量式PID控制算法可以通过(2-4)式推导出。由(2-4)可以得到控制器 的第k-1个采样时刻的输出值为:
上传时间: 2013-10-11
上传用户:waizhang
在通信系统中从多检错手段中,CRC是非常著名的一种。CRC-全称循环冗余校验是对数据块校验的一种高效的差错控制方法。在单片机通信系统设计过程中,当传输距离较远或是采用无线传输时,为了保证高效而无错地传输数据,必须对数据进行检错,从性能和成本上考虑,采用CRC校验算法远优于奇遇校验和算术和校验等方法。CRC的计算有两种方法,一种是采用专门的硬件,另一种就是软件方法。对于小型低成本的51单片机系统而言,常常需要在没有相关硬件的支持下实现CRC校验,也即通过软件来完成CRC计算(CRC算法)。 这里给出了3种算法,从性能和成本上考虑,它们的适用范围也稍有不同:第一种适用于单片机程序存储空间较小但CRC计算速度要求不高的情况;第二种适用于程序存储空间较大且CRC计算速度要求较高的情况;最后一种适用于程序存储空间不太大,且CRC计算速度要求适中的情况。
上传时间: 2014-12-26
上传用户:dongbaobao
摘要:本文通过介绍PIc秉列单片机的优越性和其所配置的定时器/计数器TMRo.TlⅥI“、TMR2模块之间的共性及各自的特性,以 及PIc单片机在电机调速中的应用。 关键词:单片机定时器/计数嚣TMRo,TMRl,TMR2 电机
上传时间: 2013-10-14
上传用户:dingdingcandy
STC89C51定时器2的应用
上传时间: 2013-10-19
上传用户:yuanwenjiao
定时或计数: 1.硬件法 定时功能完全由硬件电路完成,不占用CPU时间。 2.软件法 软件定时是执行一段循环程序来进行时间延时。 牺牲了CPU的时间
上传时间: 2013-11-19
上传用户:362279997