在LCD上显示一幅图,是“我的电脑,我的文档”。IC用PIC16F877A,晶振4MHZ,采用并行8线,LCD:TS12864-3,接法在程序中有定义,只要将此程序COPY到你的PICC里编译下载后,在目标板上即可以看到图画了!
标签: LCD
上传时间: 2015-04-30
上传用户:wff
此为at89c51rc的编程和校验函数,特此提醒:前16K比后16K编程速度要快,此程序晶振为16M。
上传时间: 2014-01-17
上传用户:alan-ee
W78E516B的BOOT程序,将该程序烧写到BOOT区,当启动到BOOT区时,可以通过该程序经串口将系统程序下载到主程序区,晶振为22.1184MHz时波特率可以达到115200bps,比常规烧率器都快!
上传时间: 2013-12-25
上传用户:ANRAN
极小的CPU的VHDL源代码,仅需要占用32个宏单元的CPLD。除了VHDL源代码还包括了汇编器的C源代码
上传时间: 2015-05-05
上传用户:lo25643
在VxWorks 编程过程中,善于运用宏定义,会给程序设计带来很 大的灵活性。一个好的宏定义会给我们的程序带来事半功倍的效果。
上传时间: 2015-05-07
上传用户:cccole0605
正弦波形生成器,直接写到文件,可以用goldwave等软件进行播放。只要修改c文件里的宏,可以生成任意频率的正弦波。silentecho作品。
上传时间: 2013-11-28
上传用户:chenjjer
24c02 摩托罗拉8为单片机c语言读写程序 单片机为gt8,晶振9.8304MHz 已经测试过,可放心使用
上传时间: 2013-12-22
上传用户:tb_6877751
51波特率计算辅助工具,可以选择晶振频率,然后输入你要的波特率,即可以帮你算出十六进制的数值。
上传时间: 2013-12-06
上传用户:FreeSky
功能:实现对DS18B20的读取 原理:单总线协议 注意:单总线协议对延时要求比较严格,此程序中采用的是11.0592M的晶振,如果使用其他的晶振请跟据DS18B20的资料修改延时参数 版本:1.4b
上传时间: 2015-05-16
上传用户:zaizaibang
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。 以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是50秒左右。tck的频率还可以加倍,但是不太稳定,而且速度的瓶颈已经不在tck这里,而在通讯上面了。
上传时间: 2015-05-16
上传用户:xsnjzljj