虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

安装方法

  • Protues使用总线方式画电路的方法

    Protues使用总线方式画电路的方法 使用教程 适合初级新手

    标签: Protues 总线 方式 电路

    上传时间: 2013-05-24

    上传用户:bcjtao

  • 教你如何在orcad设计原理图怎样在powerpcb中生成PCB的步骤及方法

    教你如何在orcad设计原理图怎样在powerpcb中生成PCB的步骤及方法

    标签: powerpcb orcad PCB 设计原理

    上传时间: 2013-07-05

    上传用户:huyanju

  • 多层PCB电路板设计方法 protel

    多层PCB电路板设计方法,详尽的介绍了多层板的设计,图文并茂。(PROTEL)

    标签: protel PCB 多层 电路板

    上传时间: 2013-06-20

    上传用户:nairui21

  • PowerLogic汉化

    PowerLogic汉化,汉化方法如下:(以POWERPCB软件安装在C 盘为例,如果装在其他盘时请更改相应驱动盘号) 请根据使用的PADS-PowerLogic和PowerPCB版本选择下面不同的内容: PowerLogic部分 设置 PADS-PowerLogic v4.0 中文菜单: 备份 c:\padspwr\powerlogic\menufile.dat 到 c:\padspwr\powerlogic\menufile_log_v40.eng 拷贝 menufile_log_v40.chi 到 c:\padspwr\powerlogic\menufile.dat PowerPCB部分 设置 PADS-PowerPCB v5.0 中文菜单: 备份 c:\padspwr\powerpcb\menufile.dat 到 c:\padspwr\powerpcb\menufile_pcb_v50.eng 拷贝 menufile_pcb_v50.chi 到 c:\padspwr\powerpcb\menufile.dat

    标签: PowerLogic 汉化

    上传时间: 2013-05-22

    上传用户:pscsmon

  • 原理图和pcb图的汉化 方法

    原理图和pcb图的汉化 方法 PowerLogic汉化 PowerPCB汉化

    标签: pcb 原理图 汉化

    上传时间: 2013-06-12

    上传用户:jjq719719

  • AD_6.9_CR

    破解方法: 1.用破解文件中的dxp.exe复制到安装Altium.Designer.v6.9的根目录中去,覆盖原来的图标 对于AD_6.9_CRr 文件解压后,运行之,自动将生成的*.alf文件加入到Altium.Designer.v6.9的根目录。 再启动程序,提示要输入注册号,选择导入注册文件,把刚才生成的*.alf文件导入即可 3.中文破解,启动 AD6.9,点击左上角 DXP,下拉菜单中选择preferences(优先选项) 在下方的use localization resource 退出该程序,重新启动,就出现中文菜单。

    标签: 6.9 AD CR

    上传时间: 2013-04-24

    上传用户:yzy6007

  • orcad转pads格式文件的技术及实现方法

    orcad转pads格式文件的技术及实现方法

    标签: orcad pads 格式文件 实现方法

    上传时间: 2013-04-24

    上传用户:ouyangtongze

  • 无字库12864液晶的驱动方法

    无字库12864液晶的驱动方法,手把手教你写12864的液晶显示

    标签: 12864 无字库 液晶 驱动

    上传时间: 2013-06-07

    上传用户:小草123

  • WINCC与S7200通讯方法

    WINCC与S7200通讯方法2011年5月15日 16:10:58

    标签: WINCC S7200 通讯

    上传时间: 2013-07-18

    上传用户:chenlong

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888