基于Verilog-HDL的硬件电路的实现 9.6 脉冲高电平和低电平持续时间的测量与显示 9.6.1 脉冲高电平和低电平持续时间测量的工作原理 9.6.2 高低电平持续时间测量模块的设计与实现 9.6.3 改进型高低电平持续时间测量模块的设计与实现 9.6.4 begin声明语句的使用方法 9.6.5 initial语句和always语句的使用方法 9.6.6 时标信号发生模块的设计与实现 9.6.7 脉冲高低电平持续时间测量的Verilog-HDL描述 9.6.8 脉冲高低电平持续时间测量的硬件实现
标签: Verilog-HDL 低电平 9.6 时间测量
上传时间: 2013-11-30
上传用户:chenlong
实验24-脉冲信号发生器实验参考程序,基于PIC16F877A
上传时间: 2013-12-24
上传用户:tianjinfan
无限脉冲数字滤波器的设计系列。本程序为低通滤波器。欢迎切磋。
上传时间: 2014-01-17
上传用户:日光微澜
无限脉冲数字滤波器的设计系列。本程序为带通滤波器。欢迎切磋。
上传时间: 2015-09-16
上传用户:sevenbestfei
无限脉冲数字滤波器的设计系列。本程序为高通滤波器。欢迎切磋。
上传时间: 2014-06-04
上传用户:linlin
该程序能够产生一个脉冲调制信号,信号为复数解析类型,实部满足狄拉克脉冲函数
上传时间: 2015-09-18
上传用户:zhuoying119
AVR系列单片机Mage8PWM脉冲输出程序
上传时间: 2015-09-19
上传用户:xz85592677
周期性脉冲作用下放电测量的期刊论文,国内外观与这方面的文章较少。
上传时间: 2014-01-16
上传用户:wangchong
神经网络去噪 matlab程序 神经网络去除随机脉冲干扰
上传时间: 2015-09-21
上传用户:qweqweqwe
在大功率DC/DC开关电源中,为了获得更大的功率,特别是为了得到大电流时,经常采用N个单元并联的方法。多个单元并联具有高可靠性,并能实现电路模块标准化等优点。然而在并联中遇到的主要问题就是电流不均,特别在加重负载时,会引起较为严重的后果。普通的均流方法是采取独立的PWM控制器的各个模块,通过电流采样反馈到PWM控制器的引脚FB或者引脚COMP,即反馈运放的输入或者输出脚来调节输出电压,从而达到均流的目的。显然,电流采样是一个关键问题:用电阻采样,损耗比较大,电流放大后畸变比较大;用电流传感器成本高;用电流互感器采样不是很方便,同时会使电流失真。本文提出了一种新型的、方便的、无损的电流采样方法,并在这种电流检测方法的基础上实现了并联系统的均流。
上传时间: 2015-09-25
上传用户:lanjisu111