虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

多源

  • 嵌入式源码

    嵌入式源码,有多个文件。希望对做嵌入式朋友有帮助

    标签: 嵌入式 源码

    上传时间: 2013-12-25

    上传用户:84425894

  • 多個uC/GUI在PC上模擬實例

    多個uC/GUI在PC上模擬實例,绝对漂亮,有源码

    标签: GUI uC

    上传时间: 2014-01-21

    上传用户:181992417

  • Mplayer源码

    Mplayer源码,不用多介绍了吧。 媒体类型 文件格式 MP3 mp3 m3u CD/DVD cda MPEG和AVI视频 mpg mpeg mpv mps m2v m1v mpe mpa avi mp4 m4e RealAudio和RealVideo rt ra rm rmvb rp rv Windows Media wma wmv wax asx asf wm wmx wvx QuickTime mov qt AAC aac m4a m4p 其他媒体 wav mp2 mp1 mpeg pls xpl smi smil flv ssm sdp aif aiff mid midi rmim acp rpl 3gp amr awb 3g2 au

    标签: Mplayer 源码

    上传时间: 2014-01-27

    上传用户:leehom61

  • I2C controller的源码

    I2C controller的源码,包括TESTBENCH在内,里面包含有EEPROM的behaving model,前些日子在本站下了一个EEPROM的behaving model,发现可能只是作者的初版,里面错误比较多,因此上传一个能编译拿过来就能用的环境。

    标签: controller I2C 源码

    上传时间: 2015-12-23

    上传用户:ryb

  • 一个类似于WIndows API中INI文件读写的源码

    一个类似于WIndows API中INI文件读写的源码,可以在基于C的多平台(如Vxworks)下方便使用

    标签: WIndows API INI 读写

    上传时间: 2014-12-03

    上传用户:李彦东

  • 操作系统的实验一"进程调度的源码

    操作系统的实验一"进程调度的源码,逼于无奈才上传的,没多大用处的

    标签: 操作系统 实验 进程 调度

    上传时间: 2016-01-29

    上传用户:cainaifa

  • 非常号的Verilog HDL教学源码

    非常号的Verilog HDL教学源码,大家多

    标签: Verilog HDL 源码

    上传时间: 2014-01-06

    上传用户:plsee

  • 嵌入式实时操作系统μC/OS-II(第2版)自带光盘源码 【原 书 名】 MicroC/OS-II The Real-Time Kernel,Second Edition 本书是MicroC/O

    嵌入式实时操作系统μC/OS-II(第2版)自带光盘源码 【原 书 名】 MicroC/OS-II The Real-Time Kernel,Second Edition 本书是MicroC/OSII The Real Time Kernel一书的第2版本,在第1版本(V2.0)基础上做了重大改进与升级。通过对μC/OSII源代码的分析与描述,讲述了多任务实时的基本概念、竞争与调度算法、任务间同步与通信、存储与定时的管理以及如何处理优先级反转问题;介绍如何将μC/OSII移植到不同CPU上,如何调试移植代码。在所附光盘中,给出已通过FAA安全认证的μC/OSII V2.52的全部源码以及可在PC机上运行的移植范例。

    标签: MicroC OS-II Real-Time Edition

    上传时间: 2016-02-10

    上传用户:thesk123

  • asp经典源码

    asp经典源码,主要内容:树型菜单 计数器 搜索 上传 动态广告条 访问量统计 asp导航器 提交信息 分页技术 在线投票 同学录 多层目录 留言本 通讯簿 5 网上书店 86 网上购物87 人事管理88 图书管理 89 在线考试 0 聊天室

    标签: asp 源码

    上传时间: 2016-02-13

    上传用户:古谷仁美

  • 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试

    利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!

    标签: CPLD VHDL 芯片 时钟源

    上传时间: 2014-01-02

    上传用户:LIKE