虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

多任务处理

  • 基于FPGA的无人机多路视频监控系统设计

    为了能实时监控无人机的状态和提高无人机的安全可靠性,本设计利用FPGA高速率、丰富的片上资源和灵活的设计接口,设计了一套无人机多路监控系统。该监控系统具备了将处于无人机不同位置的摄像机所采集的视频信息,传送给地面站控制设备,并在同一台显示器上实现同步显示的功能。仿真结果表明,该系统可以很好的保证监控视频的实时性、和高清度,确保无人机完成侦查任务。

    标签: FPGA 无人机 多路 视频监控

    上传时间: 2013-10-22

    上传用户:cxl274287265

  • 基于FPGA的多路视频合成系统的设计

      摘 要:研究一种基于FPGA的多路视频合成系统。系统接收16路ITU656格式的视频数据,按照画面分割的要求对视频数据流进行有效抽取和帧合成处理,经过视频编码芯片转换成模拟信号输出到显示器,以全屏或多窗口模式显示多路视频画面。系统利用FPGA的高速并行处理能力的优势,应用灵活的的多路视频信号的合成技术和数字图像处理算法,实现实时处理多路视频数据。

    标签: FPGA 多路 视频合成

    上传时间: 2014-12-05

    上传用户:jiangfire

  • 信号处理实验室

    NI开发,针对信号处理、信号与系统、通讯原理等课程量身订做的课程套件,其中包括了卷积、混叠、窗函数分析、栅栏效应、IIR、FIR、AM/FM调制、倒谱等等50多个从基础到高级的信号处理知识点的演示程序。有助于教学演示使用,帮助学生理解。

    标签: 信号处理 实验室

    上传时间: 2013-12-25

    上传用户:ainimao

  • 基于多核DSP的SDIF雷达信号分选算法实现

    针对实际应用中电子战设备对雷达信号分选的实时性要求,在分析了序列差直方图算法和多核DSP任务并行模式的基础上,设计了基于TMS320C6678的八核DSP雷达信号分选电路,对密集的雷达信号进行分选。实验结果表明:该电路可对常规雷达信号实现快速分选,并且分选效果良好,系统可靠性高。

    标签: SDIF DSP 多核 雷达信号分选

    上传时间: 2013-10-16

    上传用户:拢共湖塘

  • SPORT接口的双DSP系统数据通信设计

    随着数字信号处理技术的数据量越来越大,双DSP系统将会越来越多的受到青睐。针对基于ADI的BF531双DSP系统的主从通信,设计了基于SPORT口的从硬件到软件的一整套通信机制,并对通信机制进行了优化。通过大量的运行测试,验证了这一系统能够满足任务同步,可靠性和实时性的要求,为同类设计提供了有益的参考。

    标签: SPORT DSP 接口 系统数据

    上传时间: 2013-11-13

    上传用户:ljd123456

  • LabWindows_CVI多线程技术的应用研究

    分析了线程与进程的关系,研究了LabWindows/CVI多线程技术运行机制及其数据保护机制,对利用异步定时器实现的多线程软件与传统单线程软件进行效能差异分析。在某武器系统测控软件的开发中采用了LabWindows/CVI多线程技术,实现了系统的安全性和实时性设计。研究表明多线程技术能够更好地执行并行性任务,提高测控系统性能,在避免阻塞,减少运行时间,增强系统可靠性等方面具有显著优势。

    标签: LabWindows_CVI 多线程技术 应用研究

    上传时间: 2013-12-02

    上传用户:tfyt

  • 基于IP无线网络FGS视频传输的多乘积码方案

    研究基于IP 无线网络中精细粒度可伸缩性( FGS) 视频的传输。基于包交换的IP 无线网络通常由两段链路组成: 有线链路和无线链路。为了处理这种混合网络中不同类型数据包的丢失情况, 对FGS 视频增强层数据运用了一个具有比特平面间不平等差错保护(BPUEP) 的多乘积码前向纠错(MPFEC) 方案进行信道编码。对FGS 增强层每一个比特平面(BP) , 在传输层, 采用里德—索罗蒙码(RS) 提供比特平面间的保护; 而在链路层, 则运用循环冗余校验码(CRC) 串联率兼容穿孔卷积码(RCPC) 提供数据包内保护。还提出了一个率失真优化的信源—信道联合编码的码率配置方案, 仿真结果显示出该方案在提高接收端视频质量方面的优势。

    标签: FGS 无线网络 乘积码 方案

    上传时间: 2013-11-14

    上传用户:1234567890qqq

  • 基于NiosII多核智能交通车载终端的设计

    利用NiosII多核处理器,提出了基于Internet的实时路况查询系统和智能车载终端。通过配置双NiosII软核,改善了MCU处理速度不高、外设资源有限、接口配置繁琐、硬件设计和软件设计编程复杂等问题,将大量控制以及对多种外设访问的工作进行了合理分配。既具有普通导航设备的方便实用性,又能通过无线通讯及Internet与后台服务器连接,获取道路拥堵情况、停车场车位情况等动态实时信息,同时可作为智能交通的车载前端。

    标签: NiosII 多核 智能交通 车载终端

    上传时间: 2014-12-30

    上传用户:superman111

  • 基于CPCI总线的一体化数据处理中心的研究

    为了满足工业控制系统多功能和数据处理能力的需求,设计了基于CPCI总线的一体化数据处理中心。系统以FPGA芯片为硬件控制核心,利用硬件描述语言Verilog进行编程,采用自顶向下和模块化的设计方法,实现了在同一嵌入式产品上集成光纤通信、A/D、D/A、CPCI总线、SDRAM存储等功能,实现了系统的一体化、小型化。实际应用表明本系统稳定可靠、易于维护,满足工业控制领域的需求。

    标签: CPCI 总线 数据处理中心

    上传时间: 2013-10-18

    上传用户:xmsmh

  • 基于ARM11处理器的嵌入式视频处理终端设计与实现

    基于ARM11的嵌入式视频处理终端设计 在研究了基于ARMl 1体系结构的Samsung$3C6410处理器的基 础上,给出了多格式视频编解码的使用方法和Windows CE下中断流 驱动的设计方法,为Windows CE操作系统下的图像采集和视频处理 的复杂控制提供了软件实现的方法;并以该处理器为核心,加上外部 存储器和USB摄像头等接口电路,完成了一个嵌入式视频处理终端 核心板的硬件原理图设计和PCB图的设计,并对视频处理终端的印 制电路板的电磁兼容进行了研究。 首先对嵌入式系统和视频处理进行了简单的介绍,指出了采用 $3C6410处理器设计的视频处理终端具有的优势。其次,对$3C6410 多格式视频编解码的使用进行了仔细分析,为多格式视频编解码软件 的编写提供了思路。给出了Windows CE下中断流驱动程序的设计方 法,为主处理器和BIT处理器在Windows CE下中断流驱动的设计提 供了一种较为通用的参考模型。第三,在熟悉了S3C64lO处理器的 体系结构基础上设计出了下列电路原理图:电源及复位电路,时钟电 路,DDR SDRAM和FLASH存储器电路,USB接口电路,串口电路, JTAG接口电路,LCD和TSP接口电路。整个嵌入式视频处理终端是 一个可以独立工作的可扩展系统,该系统主要用于图像采集和视频编 解码功能。另外,分别从滤波和接地等电磁兼容性设计手段出发,对 这些方法进行了理论分析,提出了提高视频处理终端电磁兼容的措 施。最后,通过编写简单的应用程序,视频处理终端对图像进行H.264 编码,可以通过无线网卡进行传输编码后的图像。测试结果表明,视 频处理终端能够实现视频图像的拍摄、压缩、无线视频传送和视频监 控等功能。

    标签: ARM 11 处理器 嵌入式

    上传时间: 2013-11-22

    上传用户:谁偷了我的麦兜