虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

复位芯

  • 摘 要 基于AC/DC 开关电源PWM 控制芯片的工作原理

    摘 要 基于AC/DC 开关电源PWM 控制芯片的工作原理,分析了其产生功耗的主要来源,提出了两种减小芯 片功耗的方法,一是采用电流源和电流沉串联方式构成的输出驱动电路,通过消除CMOS 电路的瞬态短路导通现 象,降低该电路模块的功耗;二是采用跳周工作模式,使芯片在轻载和空载情况下,降低功率开关管的开关损耗。

    标签: PWM AC DC 开关电源

    上传时间: 2013-12-16

    上传用户:wxhwjf

  • 用于测定温度和湿度值

    用于测定温度和湿度值,通过温度和湿度传感器感受空间温度和湿度,并显示温度以及湿度值。在超过所需要的温度和湿度范围能产生自动报警功能,且报警温度的范围可以调整,报警可以通过人工位复位。c51源代码(全)

    标签: 测定 温度 湿度

    上传时间: 2016-05-10

    上传用户:SimonQQ

  • OMEGA家族芯片简介: 1997年

    OMEGA家族芯片简介: 1997年,STMicroelectronics将MPEG器件、可编程传输器件以及CPU集成在单一的芯片中,制成了OMEGA 家族中第一片STi5500,为机顶盒以及数字电视的蓬勃发展铺平了道路。在此之后,ST使用了相同的芯片组架构进行DVD的开发。DVB和DVD芯片组中的MPEG解码和CPU部分的架构是相同的,只需要改变部分电路,就可以将产品用于卫星、有线、DVD等不同产品中。 ST的OMEGA是一个系列的芯片组,包括:STi5512、STi5514、STi5516、STi5517、STi5518、STi5519、STi5528、STi5580、STi5588、STi5578、STi4629等。

    标签: OMEGA 1997 芯片

    上传时间: 2013-12-31

    上传用户:ZJX5201314

  • VHDL源代码

    VHDL源代码,使用VHDL语言编写,异步复位状态机

    标签: VHDL 源代码

    上传时间: 2013-12-06

    上传用户:偷心的海盗

  • sd卡+VS1003模块+M16组成的mp3 VS1003模块使用www.icdev.com.cn的

    sd卡+VS1003模块+M16组成的mp3 VS1003模块使用www.icdev.com.cn的,sd卡直接连接,M16使用内部RC8M。 硬件连接参照board.h,PORTB:PB0连接sd卡cs脚,PB1连接VS1003复位脚,PB2连接VS1003命令片选脚,PB5PB6PB7组成SPI接口复用连接sd卡和VS1003;PORTA:PA0连接VS1003的DREQ脚,PA1连接sd卡插入检测脚,PA2连接VS1003数据片选脚。

    标签: 1003 icdev VS M16

    上传时间: 2016-05-28

    上传用户:lepoke

  • SOPC是一种新的系统设计技术

    SOPC是一种新的系统设计技术,也是一种新的软硬件综合设计技术。通过它,可以很快地将硬件系统(包括微处理器,存储器,外设以及用户逻辑电路等)和软件设计都放在一个可编程的芯片中,以达到系统的IC设计.

    标签: SOPC 设计技术

    上传时间: 2014-01-24

    上传用户:iswlkje

  • 使用DDS技术

    使用DDS技术,应用altera公司的芯片,以及杭州康芯公司的试验箱,实现BFSK信号的调制解调

    标签: DDS

    上传时间: 2016-06-04

    上传用户:yoleeson

  • 这是一款老化新型的小型继电器的装置

    这是一款老化新型的小型继电器的装置,连续老化次数为5万次,并有自动检测部品状态,自动复位部品状态,功能稳定。对学习164的用法和数码管扫描的人大有好处!

    标签: 小型继电器 装置

    上传时间: 2013-12-23

    上传用户:zhuyibin

  • ATMEL 88SC1608读写子程序

    ATMEL 88SC1608读写子程序,IIC总线操作,包括各种密码认证子程序/复位响应子程序/设置用户区地址/ 读用户区数据、写数据子程序/写用户区数据

    标签: ATMEL 1608 88 SC

    上传时间: 2016-06-13

    上传用户:qwe1234

  • 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL

    分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。

    标签: altera FPGA PLL 分频器

    上传时间: 2016-06-14

    上传用户:wpwpwlxwlx