虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

基于IP

  • VB中基于TCP和UDP协议的通信编程技术

    0引言对于一个程序员,如果要从头开始完全由自己来编写一个用于通信的应用程序,必须对相关的网络协议及其它的一些底层技术有较深入的了解,编程难度比较大。Visual Basic(VB)为广大程序员提供了基于WindowsSockets网络编程接口的Winsock控件,它封装了所有繁琐的技术细节,并提供了访问TCP和UDP网络服务的方便途径,只需通过设置控件的属性并调用其方法就可轻易连接到一台远程计算机中,并且还可以实现双向交换数据。因此,利用VB的Winsock 控件来编写基于TCP和UDP协议的通信程序,可以降低编程难度,简化应用程序。1TCP和UDP协议介绍TCP和UDP是TCP/IP协议中的两个传输层协议,它们使用IP路由功能把数据包发送到目的地,从而为应用程序及应用层协议提供网络服务。TCP(Transmission Control Protocol,传输控制协议)是面向连接的协议。“面向连接”就是在正式通信前必须要与对方建立起可靠的连接,这就好象平时的打电话,必须等线路接通了、对方拿起话筒才能相互通话。一个TCP连接必须要经过三次“对话“才能建立起来,其中的过程非常复杂。UDP(User Data Protocol,用户数据报协议)是与TCP相对应的协议,是面向非连接的协议。“面向非连接”就是在正式通信前不必与对方先建立连接,不考虑对方状态就直接发送数据,这就好象平时的发手机短信,不必考虑对方状态,只需要输入对方手机号就行。TCP提供的是面向连接的、可靠的数据流传输,而UDP提供的是面向非连接的、不可靠的数据流传输。面向连接的协议在任何数据传输前就建立好了点到点的连接,面向非连接的协议在数据传输之前不建立连接,而是在每个中间节点对面向非连接的包和数据包进行路由。

    标签: tcp udp协议 通信

    上传时间: 2022-06-24

    上传用户:

  • 基于STM32F10X的LAN8720程序

    包含LAN8720相关数据手册以及原理图。    基于STM32F10x相关的以太网链路程序。      本程序的编译软件使用的是KEIL5软件。             STM32板子的以太网初始IP地址默认设置为192.168.0.100,可通过程序修改此地址。        与STM32板子相连接的PC客户端的IP地址可以设置为192.168.0.xxx。注意前三位要与STM32以太网的初始IP地址相同,否则无法进行通信。

    标签: stm32

    上传时间: 2022-06-27

    上传用户:qdxqdxqdxqdx

  • 基于UCOS+II的工业以太网EtherCAT主站的设计和实现

    随着工业制造精度的不断提高,传统总线越来越多的表现出速度慢、数据量小的缺点。另一方面,一种将计算机网络应用于工业控制的总线技术越来越受到关注,这就是工业以太网。EtherCAT是一种基于修改以太网协议的工业以太网,在数据链路层使用ISO/IEC802.3协议,数据帧类型为特定类型;在网络层和传输层采用特定协议代替TCP/IP协议。目前,EtherCAT是速度最快、实时性最好的工业以太网协议之一。本文提出了基于UC/OSIⅡ的EtherCAT主站实现的具体方法。首先,从协议层面分析EtherCAT,对数据链路层、网络层和应用层协议进行分析。其次,通过对嵌入式平台的设计,确保主站系统的实时性。创造性的提出了一个UC/OSIⅡ系统下具有微秒级别精度的时间模块;同时设计了基于中断接收数据的DM9000的网卡驱动。最后,根据协议分层构架提出了一套嵌入式的EtherCAT主站软件ECOU(EtherCAT Over UC/OS),并对主站底层和软件进行了功能和性能测试。ECOU是一个实施于UC/OSIⅡ的EtherCAT主站。作为嵌入式EtherCAT主站,它的实施更加灵活;同时由于UC/OSIⅡ是实时操作系统,ECOU的性能也得到了很大的提高。关键词:工业以太网;UC/OSIⅡ;EtherCAT;微秒级别时间模块;主站

    标签: ucosii 工业以太网 ethercat

    上传时间: 2022-06-30

    上传用户:

  • FPGA与PC间基于PCIe和千兆以太网的通信设计

    1.深入研究PCIe和千兆以太网,了解PCIe和千兆以太网的技术优势,具体分析PCle和千兆以太网的传输协议,详细说明PCleTLP数据包格式和以太网标2.完成PCIe DMA数据传输系统设计。设计方案主要包括两大部分,分别是FPGA端Verilog逻辑模块开发以及PC端的驱动和C应用程序开发。FPGA端基于PCle IP Core完成了发送接收引擎模块、寄存器读写控制模块和FIFO读写控制模块的设计。定义了相应模块的接口,并分析了数据传输的时序。PC端采用WinDriver进行PCle的驱动开发,并根据WinDriver提供的驱动API函数完成C应用程序的设计。3.完成千兆以太网数据传输系统设计。设计方案也主要包括两大部分,分别是FPGA端Verilog逻辑模块开发以及PC端Winpcap应用程序开发。FPGA端基于嵌入式三态以太网MACIPCore,设计了发送接收引擎模块、FIFO读写控制模块和物理接口模块。定义了相应模块的接口,并分析了数据传输经过Locallink接口和Client用户接口上的传输时序。PC端采用Winpcap提供的网络编程完成了C应用程序的设计,实现了捕获FPGA端发送的数据包以及发送原始数据包至FPGA端的功能。4.PCIe DMA数据传输系统和千兆以太网数据传输系统在Xilinx ML507开发板上进行了性能测试。记录FPGA与PC间进行读写测试的结果,验证这两个系统的可用性和稳定性,最后分析了影响系统传输速率的原因以及系统目前仍存在的不足。

    标签: fpga pc pcie 以太网 通信

    上传时间: 2022-07-11

    上传用户:xsr1983

  • 基于stm32f407+ucos-iii+lwip1.4.1的tcp并发服务器

    主要实现功能:1 tcp server并发(主要涉及文件app_lwip.c、app_tcp_server.c)2 网线热插拔(主要涉及文件app_lwip.c、app_tcp_server.c)3 不重启修改ip地址(主要涉及文件app_lwip.c、app_tcp_server.c、app_key.c(按键修改ip地址))4 将lwip的数据接收从中断方式改成单独的接收任务方式(主要涉及文件app_lwip.c)5 usb串口信息打印(115200波特率)6 注意:使用的stm32的HAL库而不是标准库附件是我的基于原子探索者stm32f407开发板的ucos-iii+lwip1.4.1的tcp server并发解决例程

    标签: stm32f407 ucos 服务器 lwip tcp

    上传时间: 2022-07-18

    上传用户:

  • XILINX+FPGA片上嵌入式系统的用户IP开发.

    随着FPGA技术的发展,在FPGA上实现片上系统在技术上已经可能。基于FPGA片上系统开发已成为目前FPGA应用的一个热点。但是基于FPGA片上系统对使用者的知识要求比较高,使用流程比较复杂,参考资料不多。成为目前开发者应用的瓶颈。本书针对基于FPGA片上系统开发的核心,用户IP的开发,并结合XILINX的嵌入式开发工具EDK,详细讲解了怎么去开发和调试客户自己的用户硬件外设(用户IP),使得开发者可以很快地熟练使用EDK,进行自己的片上系统开发。书中内容主要针对嵌入式用户硬件外设的开发流程和调试方法,不涉及开发语言的细节。在使用本书前必须熟练掌握硬件描述语言。本书基于XILINX的嵌入式开发平台,讲解了嵌入式系统的基本概念:FPGA原理和MicroBlaze处理器和最新的多端口内存控制器(MPMC)。以基于3个不同总线和接口的试验,详细讲述了怎样开发用户自定义IP。本书前三章以基本概念介绍为主。后四章以试验为主,分别介绍了在XILINX嵌入式开发平台上常用接口上用户IP开发的实现:第4章是介绍了EDK工具的使用流程;第5章是PLB总线的用户IP的开发;第6章是FSL总线的用户IP的开发;第7章是多端口内存控制器(mpmc)中NPI接口的用户IP的开发。

    标签: xilinx fpga 嵌入式系统

    上传时间: 2022-07-28

    上传用户:

  • 基于MATLAB的有源滤波器研究[1]

    基于MATLAB的有源滤波器研究[1]

    标签: MATLAB 有源滤波器

    上传时间: 2013-05-15

    上传用户:eeworm

  • 设计与实现基于DSL的接入方案

    设计与实现基于DSL的接入方案

    标签: DSL 方案

    上传时间: 2013-04-15

    上传用户:eeworm

  • 基于PDM 的注塑模并行设计系统研究

    基于PDM 的注塑模并行设计系统研究

    标签: 并行 系统研究

    上传时间: 2013-08-04

    上传用户:eeworm

  • 基于网络的塑料异型材挤出模CAD系统的研究

    基于网络的塑料异型材挤出模CAD系统的研究

    标签: 网络 塑料

    上传时间: 2013-04-15

    上传用户:eeworm