虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

基于招扑地图的<b>agv</b>智能路径规划技术研究

  • 基于BP神经网络的永磁同步电机自适应控制研究.rar

    永磁同步电机(Permanent Magnet Synchronous Motor)因功率密度大、效率高、过载能力强、控制性能优良等优点,在中小容量调速系统和高精度调速场合发展迅速。但由于永磁同步电机的磁场具有独特的交叉耦合和交叉饱和现象,且其控制系统是一个强非线性、时变和多变量系统,要实现高精度调速就需对其控制策略进行深入研究。 永磁同步电机调速系统中,位置传感器的存在使得系统成本增加、结构复杂、可靠性降低,所以永磁同步电机的无位置传感器控制成为一个新的研究热点。本文拟借助于神经网络良好的逼近能力,实现永磁同步电机的无位置传感器控制。 人工神经网络(Neural Network)可以逼近任意复杂非线性映射,具有很强的自学习自适应能力,十分适合于解决复杂的非线性控制问题。其中,BP神经网络是目前广泛应用的神经网络之一,得到了较为深入的研究,其结构简单,需要离线确定的参数少、泛化能力强、逼近精度高、实时性强,采用BP神经网络实现永磁同步电机的调速控制具有重要意义。 文中提出了基于BP神经网络的永磁同步电机自适应调速控制策略,建立了一种包含辨识网络和控制网络的双神经网络结构控制系统。辨识网络在线动态辨识系统输出并对控制网络参数进行调整,控制网络与PI控制方法相结合实现永磁同步电机自适应转速控制。仿真结果表明,该系统动态响应快、实时性较强、精度较高。 文中提出了一种基于混合训练算法的BP神经网络永磁同步电机无位置传感器控制方法。采用混沌优化和梯度下降法相结合的混合算法对BP神经网络进行离线训练后,将其用于永磁同步电机的转子位置角在线估计。结果表明,该训练算法可以有效地加快神经网络收敛速度,且估计的转子位置角误差较小、精度较高。 文中建立了以TMS320F2812芯片为核心的永磁同步电机调速控制系统,并进行了相应的软硬件设计,为实现永磁同步电机的各种控制策略奠定了实验基础。DSP控制系统为神经网络训练提供样本,为研究永磁同步电机的自适应调速控制和转子位置角估计创造了条件。

    标签: BP神经网络 永磁同步电机 自适应控制

    上传时间: 2013-07-03

    上传用户:kakuki123

  • 基于ZigBee的短距离通信技术研究.rar

    集成了传感器、嵌入式计算、网络和无线通信四大技术而形成的ZigBee技术是一种全新的信息获取和处理技术,能够协作实时监测、感知和采集各种环境或监测对象的信息,并对信息进行处理,传送到需要的用户。ZigBee技术作为一个全新的领域,对国内外的研究者提出了大量的挑战性课题。时钟同步是所有分布式系统的重要组成部分,也是ZigBee技术的一项重要支撑技术,大多数ZigBee技术应用比如环境监测系统,导航系统等都需要所搜集的传感数据具有准确时间信息,否则采集的信息就是不完整的。 本论文介绍了国内外在ZigBee技术的发展与现状,对IEEE802.15.4/ZigBee的协议栈做了分析,对现存的几种主要的时钟同步算法做了研究。本太阳能航标灯同步闪课题中,为了便于太阳能给航标灯供电,需要通过休眠机制来降低功耗;为了保证ZigBee网络中各设备协同工作,时钟同步显得更为重要,它为本系统中的每个航标灯提供正确的时钟信息,不但提高系统的传输质量和效率,而且让航标灯的同步闪光,在航道中起到很好的助航作用。接着,给出了系统的具体实现过程,包括各硬件模块的设计原理、电路原理图及主要模块的详细实现过程。最后,指出本文的不足及需要改进的地方。其中本文重点包括以下三个方面: 1.针对网络拓扑结构、协议体系结构以及干扰抑制技术进行深入分析,并与其它无线通信技术进行比较及对其相互干扰进行研究。 2.对ZigBee节点时钟同步算法工作原理做了详细的研究,总结了这些算法的优缺点,并在对比现有的几种时钟同步算法的基础上对泛洪时间同步协议多跳时钟同步算法的改进。 3.设计了太阳能航标灯同步闪光系统,给出了硬件原理图及软件流程,并且在制PCB板中电磁兼容问题的解决进行了详细描述。 结果表明,该系统稳定、可靠、高效,具有很高的实用价值。

    标签: ZigBee 短距离 技术研究

    上传时间: 2013-04-24

    上传用户:海陆空653

  • 基于LabVIEW和SOPC的智能型函数发生器的研究与设计.rar

    函数发生器又名任意波形发生器,是一种常用的信号源,广泛应用于通信、雷达、导航等现代电子技术领域。信号发生器的核心技术是频率合成技术,主要方法有:直接模拟频率合成、锁相环频率合成(PLL)、直接数字合成技术(DDS)。DDS是开环系统,无反馈环节,输出响应速度快,频率稳定度高。因此直接数字频率合成技术是目前频率合成的主要技术之一,其输出信号具有相对较大的带宽、快速的相位捷变、极高的相位分辨率和相位连续等优点。本文的主要工作是采用SOPC结合虚拟仪器技术,进行DDS智能函数发生器的研制。 本文介绍了虚拟仪器技术的基本理论,简要阐述了仪器驱动程序、VISA等相关技术。对SOPC技术进行了深入的研究:SOPC技术是基于可编程逻辑器件的可重构片上系统,它作为SOC和CPLD/FPGA相结合的一项综合技术,结合了两者的优点,集成了硬核或软核CPU、DSP、锁相环、存储器、I/O接口及可编程逻辑,可以灵活高效地解决SOC方案,而且设计周期短,设计成本低,非常适合本设计的应用。本文还对基于DDS原理的设计方案进行了分析,介绍了DDS的基本理论以及数学综合,在研究DDS原理的基础上,利用SOPC技术,在一片FPGA芯片上实现了整个函数发生器的硬件集成。 本文就函数发生器的设计制定了整体方案,对软硬件设计原理及实现方法进行了具体的介绍,包括整个系统的硬件电路,SOPC片上系统和PC端软件的设计。在设计中,LabVIEW波形编辑软件和函数发生器二者采用异步串口进行通信。利用LabVIEW的强大功能,把波形的编辑,系统的设置放到计算机上完 成,具有人机界面友好、系统升级方便、节约硬件成本等诸多优势。同时充分利用了FPGA内部大量的逻辑资源,将DDS模块和微处理器模块集成到一个单片FPGA上,改变了传统的系统设计思路。通过对系统仿真和实际测试,结果表明该智能型函数发生器不仅能产生理想的输出信号,还具有集成度高、稳定性好和扩展性强等优点。关键词:智能型函数发生器,虚拟仪器,可编程片上系统,直接数字合成技术,NiosⅡ处理器。

    标签: LabVIEW SOPC 智能型

    上传时间: 2013-07-09

    上传用户:zw380105939

  • 基于西门子PLC的实验室网络控制系统的研究.rar

    随着技术的发展,基于PLC的控制系统呈现综合化、网络化的发展趋势。为了适应当今PLC课程教学的需要,我们应提供具有现场控制对象的控制层、监控管理层、远程监控层三层结构的实验控制系统,并将组态软件技术、先进的数据交互技术、单片机技术、通信技术集成在控制系统中,构建现代大综合设计性实验系统,以培养全面的高素质的综合性人才。 本文提出了一种多功能、大综合的实验平台的方案和技术实现。本课题由市场占有率高的西门子PLC及其通信网络模块组成,采用具有很高的性价比的系统集成技术,构成了覆盖面较大的全集成的网络控制系统,可提供PPI网络、PROFIBUS-DP网络和以太网等多种网络形式的实验平台;采用多种工业组态软件如Wincc、组态王和MCGS,构成了丰富的上位监控模式;通过OPC技术实现对PROFIBuS-DP网络的远程监控。在此基础上,结合单片机技术、CPLD技术,设计了可自定义I/O口的多路模拟采集卡,扩展了PLC的信息控制功能;采用网络技术,将PLC技术与变频器、步进电机控制相结合,对标准的PLC对象TM2和机械手设备进行二次开发,构成相关的运动控制系统,模拟生产线的控制,展示PLC的运动控制功能;将PLC技术与无线控制技术相结合,实现PLC的无线遥控功能;完成了三菱Q系列PLC与PROFIBUS-DP网络的联网,实现了不同品牌的PLC网络的互联互通。在此基础上,还开发了多个实验程序,展示其丰富的网络构架和综合的实验模式。 系统调试和实验效果表明,该系统接近当今工业技术实践,可为学生的课程设计、毕业设计以及PLC技术研究提供先进的集多种技术于一体的大综合设 计性实验平台。关键词:PLC;业网络;OPC

    标签: PLC 西门子 实验室

    上传时间: 2013-05-22

    上传用户:归海惜雪

  • 基于DSP的异步电动机直接转矩控制系统研究.rar

    异步电动机直接转矩控制技术是近年来发展起来的一种新型、高性能交流调速技术。它利用电压源型逆变器的工作过程,控制定子磁链的走或停,即调整定子磁链与转子磁链的夹角大小,从而对电机转矩进行直接控制以获得良好的动态性能。 论文首先探讨了直接转矩控制技术的现状和发展趋势,阐述了直接转矩控制的基本原理,分析了常用的圆形磁链轨迹控制方法,详细介绍了直接转矩控制系统主要模块的设计和实现。在分析交流异步电机动态数学模型、转矩和磁链计算方程的基础上,分析了直接转矩控制的异步电动机在低速运行时存在转矩脉动和转速波动较大的问题。基于占空比控制和离散占空比控制的异步电动机直接转矩控制方法,由电机电磁转矩公式和合成电压矢量理论推导了直接计算占空比的方法,在不影响系统各方面性能指标的情况下使降低转矩脉动的计算量大大减少,方便了计算和使用。两种方法均具有系统结构简单、占空比计算量小等优点。研究结果验证了这两种方法的正确性和有效性。在第一种方法中加入了单神经元控制器,使系统的动静态性能得到了提高。接着对利用空间电压矢量调制的直接转矩控制系统进行了研究。仿真结果表明此种方法能够有效的降低转矩脉动,使系统性能得到提高。 以TMS320F2812DSP为CPU搭建了直接转矩控制硬件实验平台,调试了硬件电路。编写了相关软件流程图和程序清单。

    标签: DSP 异步电动机 直接转矩控制

    上传时间: 2013-04-24

    上传用户:cc111

  • 基于无线网络zigbee的协议栈的c代码.rar

    基于无线网络zigbee的协议栈的c代码

    标签: zigbee 无线网络 协议栈

    上传时间: 2013-04-24

    上传用户:kirivir

  • GSM接收机同步技术研究与基于FPGA和DSP的接收机设计.rar

    GSM是全球使用最为广泛的一种无线通信标准,不仅在民用领域,也在铁路GSM-R等专用领域发挥着极为重要的作用。由于无线信道具有瑞利衰落和延时效应,在通信系统的收发两端也存在不完全匹配等未知因素,因此接收的信号叠加有各种误差因素的影响。GSM接收机的实现离不开系统的同步,为了得到更好的同步质量,就必须对GSM基带同步技术进行研究,选择一种最合适的同步算法。GSM的同步既有时间同步,也有频率同步。 @@ 软件无线电是当前通信领域引入注目的热点之一。长期以来,GSM的接收和解调都是由专用的ASIC芯片来完成的,通过软件来实现GSM接收机的基带算法,体现了软件无线电技术的思想,选择用它们来实现的GSM接收机具有灵活、可靠、扩展性好的优点。 @@ 论文主要讨论GSM接收机同步算法与基于FPGA和DSP的GSM接收机设计, @@  主要内容包括: @@ 通过相关理论知识的学习,设计验证了GSM基带同步算法。对FB时间同步,讨论了包络检测和FFT变换两种不同的方法;对SB时间同步,介绍实相关和复相关两种方法;对频率同步,给出了一种对FB运用相关运算来精确估计频率误差的算法。 @@ 设计了使用GSM射频收发芯片RDA6210并通过实验室的ALTERA EP3C25FPGA开发板进行控制的GSM射频端的解决方案,论文对RDA6210的性能和控制方式进行了详细的介绍,设计了芯片的控制模块,得到了下变频后的GSM基带信号。 @@ 设计了基于RF前端+FPGA的GSM接收机方案。利用ALTERA EP2S180开发平台来完成基带数据的处理。针对ALTERA EP2S180开发平台模数转换器AD9433的特点使用THS4501设计了单独的差分运算放大器模块;设计了平台的数据存储方案并将该平台得到的基带采样数据用于同步算法的仿真。 @@ 设计了基于RF前端+DSP的GSM接收机方案。利用模数转换器AD9243、FPGA芯片和TMS320C6416TDSP芯片来完成基带数据的处理。设计了McBSP+EDMA传输的数据存储方案。 @@ 给出了接收机硬件测试的结果,从多方面验证了所设计硬件平台的可靠性。 @@关键词:GSM接收机;同步;RF; FPGA;DSP;

    标签: FPGA GSM DSP

    上传时间: 2013-07-01

    上传用户:sh19831212

  • 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar

    随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。

    标签: JTAG FPGA SOC

    上传时间: 2013-05-25

    上传用户:ccsp11

  • 基于FPGA的绝对式光电编码器通信接口研究.rar

    高速、高精度已经成为伺服驱动系统的发展趋势,而位置检测环节是决定伺服系统高速、高精度性能的关键环节之一。光电编码器作为伺服驱动系统中常用的检测装置,根据结构和原理的不同分为增量式和绝对式。本文从原理上对增量式光电编码器和绝对式光电编码器做了深入的分析,通过对比它们的特性,得出了绝对式光电编码器更适合高速、高精度伺服驱动系统的结论。 绝对式光电编码器精度高、位数多的特点决定其通信方式只能采取串行传输方式,且由相应的通信协议控制信息的传输。本文首先针对编码器主要生产厂商日本多摩川公司的绝对式光电编码器,深入研究了通信协议相关的硬件电路、数据帧格式、时序等。随后介绍了新兴的电子器件FPGA及其开发语言硬件描述语言Verilog HDL,并对基于FPGA的绝对式编码器通信接口电路做了可行性的分析。在此基础上,采用自顶向下的设计方法,将整个接口电路划分成发送模块、接收模块、序列控制模块等多个模块,各个模块采用Verilog语言进行描述设计编码器接口电路。最终的设计在相关硬件电路上实现。最后,通过在TMS320F2812伺服控制平台上编写的硬件驱动程序验证了整个设计的各项功能,达到了设计的要求。

    标签: FPGA 光电编码器 通信接口

    上传时间: 2013-07-11

    上传用户:snowkiss2014

  • 基于FPGA与AD9857的四路DVBC调制器的设计.rar

    随着数字时代的到来,信息化程度的不断提高,人们相互之间的信息和数据交换日益增加。正交幅度调制器(QAM Modulator)作为一种高频谱利用率的数字调制方式,在数字电视广播、固定宽带无线接入、卫星通信、数字微波传输等宽带通信领域得到了广泛应用。 近年来,集成电路和数字通信技术飞速发展,FPGA作为集成度高、使用方便、代码可移植性等优点的通用逻辑开发芯片,在电子设计行业深受欢迎,市场占有率不断攀升。本文研究基于FPGA与AD9857实现四路QAM调制的全过程。FPGA实现信源处理、信道编码输出四路基带I/Q信号,AD9857实现对四路I/Q信号的调制,输出中频信号。本文具体内容总结如下: 1.介绍国内数字电视发展状况、国内国际的数字电视标准,并详细介绍国内有线电视的系统组成及QAM调制器的发展过程。 2.研究了QAM调制原理,其中包括信源编码、TS流标准格式转换、信道编码的原理及AD9857的工作原理等。并着重研究了信道编码过程,包括能量扩散、RS编码、数据交织、星座映射与差分编码等。 3.深入研究了基于FPAG与AD9857电路设计,其中包括详细研究了FPGA与AD9857的电路设计、在allegro下的PCB设计及光绘文件的制作,并做成成品。 4.简单介绍了FPGA的开发流程。 5.深入研究了基于FPAG代码开发,其中主要包括I2C接口实现,ASI到SPI的转换,信道编码中的TS流包处理、能量扩散、RS编码、数据交织、星座映射与差分编码的实现及AD9857的FPGA控制使其实现四路QAM的调制。 6.介绍代码测试、电路测试及系统指标测试。 最终系统指标测试表明基于FPGA与AD9857的四路DVB-C调制器基本达到了国标的要求。

    标签: FPGA 9857 DVBC

    上传时间: 2013-04-24

    上传用户:sn2080395