地铁列车牵引转矩控制是影响列车安全可靠运行的重要因素,牵引变流模块是整个列车交流传动系统的核心设备,而牵引转矩控制又是最关键的部分。本文以某城市国产化地铁列车为研究对象,主要针对牵引转矩控制方案进行研究并通过设计列车通信网络对牵引转矩实施监测。 论文首先介绍地铁列车牵引转矩控制的研究现状,分析目前高性能交流调速方法在地铁列车牵引转矩控制中的应用现状。并简要介绍了网络监测技术的研究现状和CANopen总线协议在轨道交通车辆中的国内外应用现状。 采用可编程逻辑控制器PLC及其子模块构建了通信网络的硬件结构,并设计了通信网络软件。对CANopen的通信报文进行了具体设计,实现了应用层协议CANopen的功能。 根据实际运行的需求,对牵引电机转矩控制、牵引逆变器的PWM控制方式进行了研究。采用带转矩内环的转速、磁链闭环矢量控制方法,应用带定时调制环节的滞环电流比较PWM和优化脉冲控制方案分段对逆变器进行PWM控制。通过设计牵引系统与CANopen网络的数据接口,实现了通信网络对牵引控制效果的监测,并对牵引特性曲线进行分析;选取特性曲线上的特定工作点,对牵引控制效果进行了分析说明。测试结果表明本文讨论的牵引矢量控制和PWM控制方案能够很好地满足列车运营对牵引转矩的要求。 目前,该系统正在进行线路运行调试和性能改进,准备交付用户进行商业线路运营,具有很好的工程应用价值。
上传时间: 2013-08-02
上传用户:LYNX
CAN工业局域网也叫控制器局域网,它属于现场总线的范畴,是一种高速、可靠、并且对分布式实时控制应用来说是低成本的串行总线,它被广泛用在分布式处理系统和实时控制工业应用系统中。本文介绍了CAN总线在电动汽车故障诊断系统中的应用方案,它具有通用性、可编程和智能化等特点。 本文首先介绍了电动汽车的概念、国内外故障诊断系统的发展状况及CAN总线的基本概念。通过对CAN总线通信原理的深入分析,建立了基于CAN总线的控制网络结构模型,首次将iCAN协议应用于电动汽车低速CAN网络,并参照SAEJ1939协议建立了高速CAN应用层协议。文中还介绍了所开发的CAN总线硬件平台,包括三个低速节点,三个高速节点和一个中央控制器(网关服务器)。并详细介绍了中央控制器(网关服务器)的开发过程及功能,中央控制器硬件采用PC+USBCAN卡的方案,上位机编程采用组态软件MCGS,有利于协议的分析及信息的显示与存储。 中央控制器也是整车的故障诊断管理单元,本文分析了基于CAN总线的电动汽车控制系统的故障诊断模式,对电控单元的故障监测、诊断以及处理方法进行了探讨,提出了故障信息的编码方式。并能将故障信息通过数据库保存起来,通过数据库管理系统快速准确地查找历史故障信息,对当前的故障判断提供帮助,达到快速、准确的找到故障原因并提供解决方案。 本论文所做的工作将有助于国内的电动汽车故障诊断分析系统的快速发展,为电动汽车故障诊断提供了新的途径,电动汽车故障诊断分析系统具有重要的经济价值和广阔的应用前景,并为今后这方面的研究提供了一个参考。
上传时间: 2013-06-23
上传用户:青春123
逆变器广泛应用于工业生产的各个方面,数字控制具有方便实现复杂算法、抗干扰性强和产品容易升级等优点,已成为未来逆变器的发展趋势。使用数字技术控制设计逆变器,控制器的性能决定了逆变系统系统的性能。然而在很多高频应用的场合,目前常用的控制器的速度往往不能完全达到要求。与传统单片机和DSP芯片相比,FPGA器件具有更高的处理速度。同时FPGA应用在数字化逆变器设计中,还可以大大简化控制系统结构,并可实现多种高速算法,具有较高的性价比。在逆变器的全数字化控制领域,FPGA具有很好的应用价值。 论文首先介绍了SPWM基本原理及其控制方式,SPWM的生成方法,并结合本课题给出了查表法生成SPWM波的一般方法,且以单相全桥逆变器为例进行了仿真。分析其的电路特点,建立PWM逆变器的统一电路模型、连续状态空间以及离散状态空间模型,在此数学模型基础上,针对逆变器研究分析了目前用于逆变器设计的各种数字控制技术、控制方案,讨论了其控制方法的优缺点,相关控制器设计的一般问题,最后比较了其优缺点,指出其存在的共性问题,总结了使用FPGA设计逆变器数字控制器的优势。然后以单相电压型PWM逆变器为控制模型采用新型模数结合现场可编程门阵列FPGA实现数字化控制器的方案,给出了纯正正弦波逆变器的设计方案。 论文详细论述了采用模数混合型FPGA作为主控芯片的高频逆变器设计方法与实现过程。系统主控芯片采用Fusion系列AFS600,世界上首个模数混合型FPGA。主要设计要点包括:逆变器硬件电路设计以及SPWM数字控制系统软件设计。外围强电电路的设计的难点在于用于前端升压的高频变压器的设计以及输出端LC滤波电感与电容的选取。另外,SPWM“H”字全桥逆变电路中的高悬浮电压也是设计中需要值得注意的重要环节。在控制系统软件设计方面,采用FPGA自上而下的设计方法,对其控制系统进行了功能划分,完成了SPWM产生器以及加入死区补偿的PWM发生器、和反馈等模块的设计。 论文的结束部分给出了设计结果,并指出了进一步的工作的思路和方向。
上传时间: 2013-05-19
上传用户:小码农lz
由于世界能源危机的日益严重和全球环境的不断恶化,大规模开发清洁可再生能源成为当前能源战略的主要方向。太阳能作为当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一,得到了各界的广泛关注。在太阳能的利用中,光伏发电并网又是其主要发展方向之一。 由于光伏产业界目前还没有统一的标准,又因为功率等级及应用场合的不同,使各种拓扑结构的光伏并网变流器都得以尝试使用。本文就是在此背景下,对当前使用的各类光伏并网变流器的拓扑结构和控制方法进行比较,并结合光伏并网系统实际应用中暴露的主要缺陷,从适应光伏阵列输出特性和提高系统整体的可靠性两方面入手,提出Z-source变换器结合PWM整流器的拓扑结构。 文章首先介绍了光伏并网系统中并网变流器的三种隔离回路方式,及应用于小功率和中大功率场合的不同主电路拓扑结构及控制策略,比较其优缺点,提出了Z-source变换器结合PWM整流组成的光伏发电系统。这种拓扑结构可以减小系统中电解电容的体积容量,并解决由太阳能电池板输出电压大范围变化所带来一系列问题,同时可以在一定程度上改善系统的可靠性问题。其次,文中分析介绍了Z-source变换器的工作原理,对比了三种升压控制的实现方式和性能差异,并简述了逆变器的三种SPWM电流控制策略及其优缺点。最后,结合整体系统需要,将Z-source变换器的升压控制与PWM整流器的并网控制融合,提出完成逆变并网功能和最大功率点跟踪的控制思想。 根据上述分析和研究,选定整体光伏系统的硬件结构和控制方案。详细阐述了系统硬件部分的设计计算,提供了系统主电路结构、参数计算、元件选型和控制电路的设计的详细说明,并完成了主电路硬件的制作。根据空间状态方程法对光伏发电系统进行仿真建模,仿真模型包括主电路拓扑及各控制子模块,文中简要说明各控制模块的功能,给出仿真结果并进行分析。验证该系统可以较好的实现本文提出的控制方案所应完成的各项功能,系统工作稳定可靠,性能良好。
上传时间: 2013-07-12
上传用户:asd_123
断路器是电力系统中重要的控制和保护设备,对维护电力系统的安全、稳定和可靠运行起着重要的作用。如何使断路器高度智能化,并且更安全和可靠,是电力系统保护的发展要求,也是本论文研究的目的。 本文在深入研究了智能断路器国内外发展状况的基础上,精心设计了以数字信号处理器DSP和复杂可编程逻辑器件CPLD为核心的系统硬件。DSP是智能断路器测控单元的核心器件,它实现断路器的各种保护、报警、显示与控制功能。CPLD完成状态量的监测,以及各种逻辑信号的输出。两种器件相互配合使得断路器系统更加智能化。研究了断路器测控单元的测量原理及保护算法,并进行了具体的硬件和软件模块的设计,旨在实现断路器的智能保护、远程控制和集中管理。本设计以TI公司的DSP芯片TMS320LF2407为核心。硬件设计主要包括信号调理模块设计、信号采样模块设计、保护执行模块设计、CPLD模块设计和输入输出模块设计。并且利用TMS320LF2407本身具有的CAN2.0模块,通过CAN总线实现断路器和上位机的通信,实现遥测、遥调、遥控、遥信等“四遥”功能。软件采用模块化设计,每一个模块相对独立,完成某个特定功能,便于维护和添加新功能,并且调试灵活方便。文中给出了主程序及各个子程序的流程图,其中子程序有数据采集子程序、FFT计算子程序、液晶显示子程序、短路瞬时保护子程序、过载长延时保护子程序、接地故障保护子程序和短路短延时保护子程序等。并且设计中充分考虑了断路器工作环境的恶劣性,分析了各种干扰的来源,并针对各种干扰采取了对应的软件和硬件的抗干扰措施。最后,为了验证全波傅氏算法能否满足电网数据处理精度的要求,利用MATLAB搭建仿真平台,对其进行了仿真。结果表明全波傅氏算法能达到系统的要求。
上传时间: 2013-04-24
上传用户:BK094
本论文在详细研究MIL-STD-1553B数据总线协议以及参考国外芯片设计的基础上,结合目前新兴的EDA技术和大规模可编程技术,提出了一种全新的基于FPGA的1553B总线接口芯片的设计方法。 从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出了总线接口的总体设计方案,考虑到电路的具体实现对结构进行模块细化。在介绍模拟收发器模块的电路设计后,重点介绍了基于FPGA的BC、RT、MT三种类型终端设计,最终通过工作方式选择信号以及其他控制信号将此三种终端结合起来以达到通用接口的功能。同时给出其设计逻辑框图、算法流程图、引脚说明以及部分模块的仿真结果。为了资源的合理利用,对其中相当部分模块进行复用。在设计过程中采用自顶向下、码型转换中的全数字锁相环、通用异步收发器UART等关键技术。本设计使用VHDL描述,在此基础之上采用专门的综合软件对设计进行了综合优化,在FPGA芯片EP1K100上得以实现。通过验证证明该设计能够完成BC/RT/MT三种模式的工作,能处理多种消息格式的传输,并具有较强的检错能力。 最后设计了总线接口芯片测试系统,选择TMS320LF2407作为主处理器,测试主要包括主处理器的自发自收验证,加入RS232串口调试过程提高测试数据的直观性。验证的结果表明本文提出的设计方案是合理的。
上传时间: 2013-06-04
上传用户:ayfeixiao
本文首先从数控系统的组成与特点进行详细分析,然后对运动控制卡在整个系统中承担功能进行了分析。根据数字型号处理器件的快速运算能力和现场可编程门阵列器件的灵活、通用性提出了基于DSP器件和FPGA器件进行总体设计的规划。 本文重点详细阐述了四轴运动控制卡硬件电路的设计。通过对现有部分PC总线的介绍与比较,设计选择了PCI总线作为上位PC与运动控制卡的通信总线,并且选择PCI9052芯片来设计PCI接口模块;基于DSP器件的特点,设计选择了TMS320LF2407芯片为核心,进行运算控制单元的设计,同时对其主要内部资源进行了分配。最后,根据硬件的原理图,完成了具体电路板的制作。 对软件设计,文章主要对插补算法在DSP上的实现作了一些探讨。介绍了两种加速模式:梯形加速模式和s曲线加速模式。就逐点比较法直线和圆弧插补算法以及数字积分插补原理也进行了分析。最终,提出总体程序流程控制、速度控制算法、插补算法等的程序设计框架,并进行了具体程序设计。
上传时间: 2013-07-19
上传用户:CHENKAI
随着计算机网络与嵌入式控制技术的迅速发展,作为传统运输行业的铁路系统对此也有了新的要求,列车通信网络应运而生。经过多年的发展,国际电工委员会(IEC)为了规范列车通信网络,于1999年通过了IEC61375-1标准。该标准将列车通信网络分为两条总线:绞线式列车总线(WTB)和多功能车辆总线(MVB)。MVB是一个标准通信介质,为挂在其上的设备传输和交换数据。而多功能车辆总线控制器(MVBC)是MVB与MVB实际物理层之间的接口,其主要实现MVB数据链路层的功能。由于该项关键技术仍被国外公司垄断,因此开发具有自主知识产权的MVBC迫在眉睫。 鉴于上述原因,本文深入研究了IEC61375-1标准。根据MVBC的技术特点,本文提出了使用FPGA来实现其具体功能的方案。挂在MVB总线上的设备分为五类,他们的功能各不相同。而支持4类设备的MVBC具有设备状态、过程数据、消息数据通信和总线管理功能,并且兼容2类和3类设备。本文的目的就是用FPGA实现支持4类设备的MVBC。 本文采用自顶向下的设计方法。整个MVBC主要划分为:编码模块、译码模块、冗余控制模块、报文分析单元、通信存储控制器、主控制单元、地址逻辑模块。在整个开发流程中,使用Xilinx的ISE集成开发环境。使用Verilog HDL硬件描述语言对上述各个模块进行RTL级描述,并用Synplify Pro进行综合。最后,在ModelSim中对各个模块进行了布线后仿真和验证。 在实验室条件下,通过严格的仿真验证后,其结果证明了本文设计的模块达到了IEC61375-1标准的要求。因此,用FPGA实现MVBC这一方案具有可操作性。 关键词:列车通信网;多功能车辆总线;多功能车辆总线控制器;现场可编程门阵列
上传时间: 2013-07-18
上传用户:wxhwjf
任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。
上传时间: 2013-08-03
上传用户:1079836864
PID算法自从问世以来,一直受到广泛的关注。随着现代控制理论及智能控制技术的发展,PID算法也得到了长足的发展。结合传统的PID控制算法,针对特定的控制领域,出现了一些新的控制算法,模糊PID控制算法就是在此基础上渐渐形成并凸显其控制特色。 同时随着微电子技术的发展,现场可编程逻辑器件FPGA的发展及其EDA技术的日渐成熟,为集成控制芯片开拓了广阔的发展空间。FPGA的发展为基于硬件的算法模块的实现提供了可能性,同时节省了外围的电路,使算法模块的集成度大大提高。 本文针对当前国内外在算法研究方面的热点问题,对模糊PID算法进行了深入的分析和研究。通过对汽轮机调节系统的结构分析,对其进行了数学建模。采用某汽轮机的实际设计运行参数,利用Matlab仿真软件,对该汽轮机的数学模型进行了甩负荷动态特性仿真。仿真结果表明,模糊PID可以更好地解决汽轮发电机组在甩负荷过程中由于机组转子飞升量太大而导致危急保安装置动作,使得汽轮发电机组意外停机的问题,能够保证汽轮发电机组在意外甩负荷时机组正常的机械运转。根据模糊控制理论的特点及EDA技术和FPGA可编程逻辑器件的发展现状,提出了在FPGA上实现模糊PID算法的具体实现方案。在综合分析算法特性的基础上,选择Altera公司生产的CycloneⅡ系列中的EP2C35F672C6作为目标芯片,利用分层模块化设计思想,在Altera公司提供的QuartusⅡ开发环境中,利用原理图设计输入和VHDL设计输入相结合的方式实现了模糊PID控制算法,同时分别对实现的各个功能模块和整个算法模块进行了功能时序仿真。根据仿真结果分析,该设计实现了的模糊PID控制功能。 该控制算法模块的FPGA实现很好的避免了因CPU或者其它问题导致算法程序跑飞、程序死循环、复位不可靠等问题,提高了控制的可靠性。同时加强了模块的通用性,减少了系统硬件开发周期,节省了外围设备的电路,降低了设计开发成本。
上传时间: 2013-07-21
上传用户:thinode