eeworm.com VIP专区 单片机源码系列 49资源包含以下内容:1. STM32中断与嵌套NVIC快速入门.rar2. 教你如何看懂时序图.rar3. AVR32801: UC3A3 Schematic Chec.pdf4. AT指令简编汇集.pdf5. HT MCU间接寻址的应用.rar6. 基于C8051F020和Zigbee的汽车测试系统设计.rar7. AVR事无巨细系列.pdf8. 基于S3C2440A的银行评价器的设计.rar9. 基于PIC16LF874单片机的电容测量模块.rar10. S52开发板功能说明.pdf11. 基于ARM单片机的自动测高测距小车.rar12. LPC1300片上USB驱动应用与实例.zip13. 基于MSP430单片机F149的GSM电子门匙设计.pdf14. 基于C8051F040的以太网-CAN转换电路设计.rar15. 基于凌阳单片机的步进电机加减速的控制方法.rar16. 硬件电路设计之主芯片选型.rar17. 嵌入式处理器和数字信号处理器(DSP)选型手册.rar18. 单片机P0口的片外数据存储器扩展.rar19. LTC4310绝缘双向I2C总线通信方案.rar20. 基于PCI9054的数据转换模块设计.rar21. 单片机Flash存储器坏块自动检测.rar22. 下载烧录快速入门手册.rar23. 基于单片机的住宅电子服务系统.rar24. 基于ATmega8的双轴太阳跟踪器设计.rar25. 单片机通讯电路的抗干扰设计.rar26. 基于ATmega16L单片机的温度控制系统设计.rar27. 基于单总线式无线温度采集系统设计.rar28. 基于P89V51RD2的功率因数测量仪设计.rar29. 基于MC9S12HZ256的总线式汽车数字仪表设计.rar30. 工控软件组态王与单片机多机串口通讯的设计.rar31. 基于AVR的新型防汽车追尾安全装置设计.rar32. 串行时钟PCF8583在微机保护装置中的应用.rar33. 基于C8051F320的心电监护系统设计.rar34. 基于Attiny13的投影仪防盗器设计.rar35. 基于AT89C52单片机的语音录放系统.rar36. H.264高清编解码器的片上系统MG3500.rar37. 基于C8051F310的山路转弯预防警示系统.rar38. 基于CAN总线的综自通讯规约设计.rar39. 基于AT89S52的机载电气盒测试仪的设计.rar40. 基于PCI9052的PCI局部总线应用.rar41. 基于ISA总线与KH-9300的数据采集系统.rar42. 基于单片机89S52的多功能计数器设计.rar43. 微处理器dsPIC33F在微机保护装置中的应用.rar44. 基于ATmega16的简易示波器设计.rar45. 基于单片机和FPGA的多功能计数器的设计.rar46. 基于ATmega16的标记机控制系统.rar47. 基于C8051F040的方位角测试系统.rar48. 基于VHDL的微型打印机控制器设计.rar49. 基于AT89S52单片机的多功能音乐播放器.rar50. 基于PIC单片机的IC卡读写器的设计.pdf51. 基于C8051F060的数据采集存储系统的设计.rar52. MCS51单片机实验指导.pdf53. 单片机的C语言程序设计--周兴华.pdf54. 基于CDC3207G的汽车仪表板设计.rar55. 单片机原理及应用实验指导书--吕运朋.pdf56. S3F84B8 8-位CMOS MCU用户手册.pdf57. 基于MSP430F247和TMP275的测温仪.rar58. 单片机现场应用中的几个技术问题.pdf59. 单片机与PLC之间远距离通信的实现.pdf60. iis总线:基于IIS总线的嵌入式音频系统设计.pdf61. 《单片机与接口技术》实验讲义--杜晓.pdf62. 2.4GHz PTR4000无线嵌入式模块高速率1Mbps、.pdf63. 自动打铃器.pdf64. “Infineon单片机实验”教学大纲.pdf65. PIC单片机在可编程数码式楼宇对讲系统中的应用.pdf66. Intel 8251的UART功能.pdf67. XL400编程试验51单片机开发板.pdf68. P89V51RD2新型单片机SoftICE模式调试指南.pdf69. 海丰热电公司800立方米水箱单片机控制系统.pdf70. 单片机与CPLD综合应用技术.pdf71. 8-bit 80C51 Flash系列单片机--P89C66.pdf72. 单片机的串行口.pdf73. TM57PE12 8位单片机使用手册.pdf74. PHILIPS P89C5x单片机数据手册.pdf75. HT46R32/HT46R34 A/D+OPA型八位单片机.pdf76. 单片机应用小技巧.pdf77. MSP430F21X1混合信号控制器.pdf78. 4位单片机微控制器MC20P11XX.pdf79. MSP430系列超低功耗单片机基础与教学实验.pdf80. 基于89C51单片机的实验电路板的制作.pdf81. 8位OTP单片机芯片MC10P23XXY管脚与三星9454完.pdf82. MCS-51单片机系统扩展.pdf83. 8位OTP单片机芯片MC10P22XXY.pdf84. 单片机技术概述.pdf85. 基于ATmega48的3相无刷电机的控制方法.rar86. C8051F单片机在远端测控装置中的应用.pdf87. 基于C8051F020单片机的多路压力测量仪.rar88. 8位OTP单片机芯片BM22P02.pdf89. MSC1211 SINGLE-CHIP MICROPROCE.pdf90. 8位OTP单片机芯片BL35P02R.pdf91. 8位OTP单片机芯片BL22P02.pdf92. 8位OTP单片机芯片BL35P02.pdf93. HT46R23/HT46C23 8位A/D型OTP/Mask.pdf94. 8位OTP单片机芯片BL22P64.pdf95. 单片机和嵌入式LINUX开发的那点事儿.pdf96. 凌阳8位通用单片机--SPMC65系列单片机原理及开发.pdf97. AVR单片机技术培训--李正中.pdf98. AVRISP MKII编程器使用说明.pdf99. CANopen主节点的设计方案.pdf100. SONIX 8BIT单片机26系列I/O型原理及基础课件.pdf
上传时间: 2013-04-15
上传用户:eeworm
在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。本文研究了一种基于FPGA的软件无线电数字接收平台的设计,并着重研究了其中数字中频处理单元的设计和实现。FPGA器件具有设计灵活、开发周期短和开发成本低等优点,所以广泛应用于各种通信系统中。相比于传统的DSP串行结构,FPGA能够进行流水线性设计,对数据进行并行处理,所以FPGA在进行数据量大,要求实时处理的系统设计时有很大的优势。 本文首先首先分析了软件无线电当前的发展趋势及技术现状,针对存在的处理速度跟不上的DSP瓶颈问题,提出了中频软件无线电的FPGA实现方案。本文以FPGA实现为重点,在深入分析软件无线电相关理论的基础上,着重研究和完成了中频软件无线电数字接收平台两大模块的FPGA实现:数字下变频相关模块和数字调制解调模块。其中,在深入研究数字下变频实现结构的基础上,首先对数字下变频模块的数控振荡器(NCO)采用了直接频率合成技术(DDS)实现,其频率分辨率高,灵活,易于实现;高效抽取滤波器组由积分梳状滤波器(CIC),半带滤波器(HB),FIR滤波器组成。对积分梳状滤波器(CIC)本文采用了Hogenaur“剪除”理论对内部寄存器的位宽进行改进,极大地节约了资源,提高了运行速率。对FIR滤波器和半带滤波器采用了(DA)分布式算法,它的运行速度只与数据的宽度有关,只有加减法运算和二进制除法,既缩减了系统资源又大大节省了运算时间,实现了高效的实时处理。对数字调制解调模块,重点研究和完成了2ASK和2FSK的调制解调的FPGA实现,模块有很好的通用性,能方便地移植到其它的系统中。在文章的最后还对整个系统进行了Matlab仿真,验证了系统设计思想的正确性。在系统各个关键模块的设计过程中,都是先依据一定的设计指标进行verilog编程,然后再在Quartus软件中编译,时序仿真测试,并与Matlab仿真结果进行对比,验证设计的正确性。
上传时间: 2013-05-18
上传用户:450976175
设计了一种以FX3U系列PLC为控制核心的太阳能自动跟踪控制系统。该跟踪控制系统将视日运动轨迹跟踪与传感器跟踪相结合,即第一级采用视日运动轨迹跟踪,初步跟踪太阳的运行轨迹,第二级采用传感器跟踪校正,并采用双轴式跟踪调整装置。系统还设计了时间显示模块,能够显示实时时间,同时也可以对时间进行实时调整。
上传时间: 2013-12-30
上传用户:hz07104032
针对太阳能光伏阵列转换效率低这一问题,提出了一种简单可行并且能耗低的光伏阵列趋光性控制方法,来提高光伏系统的转换效率。这里采用双轴追踪模式,利用天文学的计算公式,结合当地地理经纬度信息,测算出不同时刻的太阳的方位角和高度倾角,以此作为基准,进行粗略定位,并根据实时光照强度数据,对光伏阵列的位置进行精确调节。系统的全部控制均由DSP及外围电路来实现。通过实验所得到的数据验证了此方法的实用价值。
上传时间: 2013-10-15
上传用户:baiom
为简化总线式RS485隔离器的设计,提出基于脉冲变压器的总线式RS485隔离器的技术方案。该方案具有简单实用、无需电源、无需考虑数据流向、在有限范围内波特率自适应、底层用户群体易于理解和掌控等特点。给出了基本实验电路和脉冲变压器的主要设计依据。基于脉冲变压器的总线式RS485隔离器,尤其适合工业环境下半双工的A、B两线制RS485通信网的升级改造,其基本思想也适用于全双工的W、X、Y、Z四线制RS485/RS422通信网。
上传时间: 2013-10-07
上传用户:lizx30340
特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)
上传时间: 2013-11-24
上传用户:541657925
TLC2543是TI公司的12位串行模数转换器,使用开关电容逐次逼近技术完成A/D转换过程。由于是串行输入结构,能够节省51系列单片机I/O资源;且价格适中,分辨率较高,因此在仪器仪表中有较为广泛的应用。 TLC2543的特点 (1)12位分辩率A/D转换器; (2)在工作温度范围内10μs转换时间; (3)11个模拟输入通道; (4)3路内置自测试方式; (5)采样率为66kbps; (6)线性误差±1LSBmax; (7)有转换结束输出EOC; (8)具有单、双极性输出; (9)可编程的MSB或LSB前导; (10)可编程输出数据长度。 TLC2543的引脚排列及说明 TLC2543有两种封装形式:DB、DW或N封装以及FN封装,这两种封装的引脚排列如图1,引脚说明见表1 TLC2543电路图和程序欣赏 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double sum_final1; double sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe}; void delay(unsigned char b) //50us { unsigned char a; for(;b>0;b--) for(a=22;a>0;a--); } void display(uchar a,uchar b,uchar c,uchar d) { P0=duan[a]|0x80; P2=wei[0]; delay(5); P2=0xff; P0=duan[b]; P2=wei[1]; delay(5); P2=0xff; P0=duan[c]; P2=wei[2]; delay(5); P2=0xff; P0=duan[d]; P2=wei[3]; delay(5); P2=0xff; } uint read(uchar port) { uchar i,al=0,ah=0; unsigned long ad; clock=0; _cs=0; port<<=4; for(i=0;i<4;i++) { d_in=port&0x80; clock=1; clock=0; port<<=1; } d_in=0; for(i=0;i<8;i++) { clock=1; clock=0; } _cs=1; delay(5); _cs=0; for(i=0;i<4;i++) { clock=1; ah<<=1; if(d_out)ah|=0x01; clock=0; } for(i=0;i<8;i++) { clock=1; al<<=1; if(d_out) al|=0x01; clock=0; } _cs=1; ad=(uint)ah; ad<<=8; ad|=al; return(ad); } void main() { uchar j; sum=0;sum1=0; sum_final=0; sum_final1=0; while(1) { for(j=0;j<128;j++) { sum1+=read(1); display(a1,b1,c1,d1); } sum=sum1/128; sum1=0; sum_final1=(sum/4095)*5; sum_final=sum_final1*1000; a1=(int)sum_final/1000; b1=(int)sum_final%1000/100; c1=(int)sum_final%1000%100/10; d1=(int)sum_final%10; display(a1,b1,c1,d1); } }
上传时间: 2013-11-19
上传用户:shen1230
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-11-06
上传用户:smallfish
本文以对步伐特征的研究为基础,描述一个采用3轴加速度计ADXL345的全功能计步器参考设计,它能辨别并计数步伐,测量距离、速度甚至所消耗的卡路里。 ADXL345专有的(正在申请专利)片内32级先进先出(FIFO)缓冲器可以存储数据,并执行计步器应用的相关操作,从而最大程度地减少主处理器干预,为便携式设备节省宝贵的系统功率。其13位分辨率(4 mg/LSB)甚至允许计步器以合理的精度测量超低速步行(每步加速度变化约55 mg)。
上传时间: 2013-12-22
上传用户:wff
北微传感公司针在产品的可靠性与稳定性上也采用工业级别MCU、三防PCB板、进口电缆、宽温磨纱金属外壳等各种措施来提高产品的工业级别。
上传时间: 2013-10-22
上传用户:我干你啊