用Verilog实现基于FPGA的通用分频器
标签: Verilog FPGA 分频器
上传时间: 2015-08-20
上传用户:songrui
windows32 汇编 8253分频器
标签: windows 8253 32 汇编
上传时间: 2013-12-01
上传用户:亚亚娟娟123
这是用VHDL 语言编写的参数可以直接设置的2n倍时钟分频器,在运用时,不需要阅读VHDL源代码,只需要把clk_div2n.vhd加入当前工程便可以直接调用clk_div2n.bsf。
标签: VHDL 语言 编写 参数
上传时间: 2015-08-23
上传用户:xinyuzhiqiwuwu
CPLD下的A/D转换器TCL5510驱动源码
标签: CPLD 5510 TCL 转换器
上传时间: 2014-01-20
上传用户:小鹏
本文件介绍的是用VerilogHDL语言设计分频器和32位计数器.
标签: VerilogHDL 语言 分频器 计数器
上传时间: 2013-12-15
上传用户:缥缈
本文主要介绍了50%占空比三分频器的三种设计方法,并给出了图形设计、VHDL设计、编译结果和仿真结果。设计中采用EPM7064AETC44-7 CPLD,在QUARTUSⅡ4.2软件平台上进行。
标签: 三分频 设计方法
上传时间: 2014-01-25
上传用户:凌云御清风
高级树,介绍各种高级树的原理,如B+树,策略树,等
标签: 树 策略
上传时间: 2014-01-01
上传用户:牛布牛
本程序使用于爱思51-B型高级用户板功能测试及演示,是用asm写的,有要的朋友可以下下,
标签: asm 51 程序 用户
上传时间: 2015-08-26
上传用户:lmeeworm
本文开发了一套基于J2EE技术的新兵思想评估系统。该系统基于多层B/S软件架构,提高了系统的稳定性、灵活性及安全性;通过使用UML的系统分析,MVC、DAO等设计模式及面向对象(VC++)的设计和开发,采用Spring、Hibernate、WebWork等框架技术,提高了开发的效率,为相关系统的设计开发探索了一条新思路。
标签: J2EE 评估系统 多层
上传时间: 2013-12-24
上传用户:gxf2016
TI 集成高性能24位A/D转换器的8052 核心单片机MSC1210 A/D转换代码。
标签: 1210 8052 MSC TI
上传时间: 2015-08-27
上传用户:sxdtlqqjl