虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

卷积码译码器

  • 积分式A_D转换器其它专用集成电路分册

    积分式A_D转换器其它专用集成电路分册

    标签: A_D 积分 专用集成电路

    上传时间: 2013-06-01

    上传用户:eeworm

  • 传感器与执行器大全-2003-2004年卷-806页-39.2M.rar

    专辑类----传感器专辑 传感器与执行器大全-2003-2004年卷-806页-39.2M.rar

    标签: 2003 2004 39.2 806

    上传时间: 2013-06-13

    上传用户:小宝爱考拉

  • 传感器与执行器大全-2000_2001年卷-789页-37.4M.rar

    专辑类----传感器专辑 传感器与执行器大全-2000_2001年卷-789页-37.4M.rar

    标签: 2000 2001 37.4 789

    上传时间: 2013-04-24

    上传用户:branblackson

  • 传感器与执行器大全-2003-2004年卷-806页-39.2M.pdf

    专辑类-传感器专辑-87册-901M 传感器与执行器大全-2003-2004年卷-806页-39.2M.pdf

    标签: 2003 2004 39.2 806

    上传时间: 2013-07-14

    上传用户:wanqunsheng

  • 传感器与执行器大全-2000_2001年卷-789页-37.4M.pdf

    专辑类-传感器专辑-87册-901M 传感器与执行器大全-2000_2001年卷-789页-37.4M.pdf

    标签: 2000 2001 37.4 789

    上传时间: 2013-04-24

    上传用户:vaidya1bond007b1

  • --积分式A_D转换器其它专用集成电路分册-256页-6.2M.pdf

    专辑类-测试技术专辑-134册-1.93G --积分式A_D转换器其它专用集成电路分册-256页-6.2M.pdf

    标签: A_D 256 6.2

    上传时间: 2013-06-29

    上传用户:Pzj

  • 基于FPGA的直扩调制解调器的设计与实现.rar

    扩频通信系统与常规的通信系统相比,具有很强的抗窄带干扰,抗多径干扰,抗人为干扰的能力,并具有信息隐蔽、多址保密通信等优点。在近年来得到了迅速的发展。本论文主要讨论和实现了基于FPGA的直接序列扩频信号的解扩解调处理。论文对该直扩通信系统和FPGA设计方法进行了相关研究,最后用Altera公司的最新的FPGA开发平台Quarus Ⅱ5.0实现了相关设计。 整个系统分为两个部分,发送部分和接收部分。发送部分主要有串并转换、差分卷积编码、PN码扩频、QPSK调制、成型滤波等模块。接收部分主要有前端抗干扰、数字下变频、解扩解调等模块。 论文首先介绍了扩频通信系统的特点以及相关技术的国内外发展现状,并介绍了本论文的研究思路和内容。 然后,论文分析了几种常用的窄带干扰抑制、载波同步及PN码同步算法,结合实际需要,设计了一种零中频DSSS解调解扩方案。给出了抗窄带干扰、PN码捕获及跟踪以及载波同步的算法分析,采用了基于数字外差调制的自适应陷波器来进行前端窄带干扰抑制处理,用基于自适应门限技术的滑动相关捕获和分时复用单相关器跟踪来改善PN码同步的性能,用基于硬判决的COSTAS(科斯塔斯)环来减少载波提取的算法复杂度,用改进型CORDIC算法实现NCO来方便的进行扩展。 接着,论文给出了系统总体设计和发送及接受子系统的各个功能模块的实现分析以及在Quartus Ⅱ5.0上的实现细节,给出了仿真结果。 然后论文介绍了整个系统的硬件电路设计和它在真实系统中连机调试所得到的测试结果,结果表明该系统具有性能稳定,灵活性好,生产调试容易,体积小,便于升级等特点并且达到课题各项指标的要求。 最后是对论文工作的一些总结和对今后工作的展望。

    标签: FPGA 调制解调器

    上传时间: 2013-05-23

    上传用户:磊子226

  • 基于单片机(7,4)循环码编码与译码的研究

    循环码是实际差错控制系统中常用的编码方案,具有检错纠错能力强、实现方便等特点。本文在理论分析循环码编码和译码基本原理的基础上,提出了基于单片机系统的(7,4)循环码软件实现编码、译码的方案。

    标签: 单片机 循环码 编码 译码

    上传时间: 2013-07-21

    上传用户:sc965382896

  • H.264编码解码器源码(c语言).zip

    可以用H.264编码解码器源码(c语言)

    标签: 264 zip 编码解码器 源码

    上传时间: 2013-07-08

    上传用户:wmwai1314

  • 低速率语音声码器的研究与实现

    数字语音通信是当前信息产业中发展最快、普及面最广的业务。语音信号压缩编码是数字语音信号处理的一个方面,它和通信领域联系最为密切。在现有的语音编码中,美国联邦标准混合激励线性预测(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的码率下取得了较好的语音质量,具有广阔的应用前景。 FPGA作为一种快速、高效的硬件平台在数字信号处理和通信领域具有着独特的优势。现代大容量、高速度的FPGA一般都内嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模块。用FPGA来实现数字信号处理可以很好地解决并行性和速度问题,而且其灵活的可配置特性,使得FPGA构成的DSP系统非常易于修改、测试及硬件升级。 本论文阐述了一种基于FPGA的混合激励线性预测声码器的研究与设计。首先介绍了语音编码研究的发展状况以及低速率语音编码研究的意义,接着在对MELP算法进行深入分析的基础上,提出了利用DSP Builder在Matlab中建模的思路及实现过程,最后本文把重点放在MELP声码器的编解码器设计上,利用DSP Builder、QuartusⅡ分别设计了其中的滤波器、分帧加窗处理、线性预测分析等关键模块。 在Simulink环境下运用SignalCompiler对编解码系统进行功能仿真,为了便于仿真,系统中没有设计的模块在Simulink中用数学模型代替,仿真结果表明,合成语音信号与原始信号很好的拟合,系统编解码后语音质量基本良好。

    标签: 低速 语音 声码器

    上传时间: 2013-06-02

    上传用户:lili1990