沁恒电子的CH374芯片程序和列子,包插51、AVR等平台
上传时间: 2016-07-04
上传用户:lht618
单片机驱动74LS164/74HC164的一个示例 74HC164是串入并出的数据移位模块,在其时钟端(CK)每送入一个时钟 脉冲,则其当前的数据线(DT)状态即被移位至输出端输出,164的数据 在时钟上升沿被锁存,输出由A向H依次移位
上传时间: 2016-07-05
上传用户:英雄
Lagrange 插值法;数值计算这门课的第二个实验
上传时间: 2013-12-21
上传用户:372825274
用Fortran语言实现的多种插值算法和最小二乘拟合算法,有源代码,有简要介绍。
上传时间: 2016-07-07
上传用户:离殇
拉格朗日插值计算法,根据已知的热电偶的电压和温度的表格,计算热电偶在某一温度下的电压值。文件中有详细注释
上传时间: 2013-12-18
上传用户:dave520l
各种matlab经典算法:插值与拟合 规划问题 绘图 解方程 数据分析
上传时间: 2016-07-08
上传用户:aix008
这是关于测井岩心插值的算法,是非常有用的岩心数据插值c++程序
上传时间: 2013-12-19
上传用户:D&L37
8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器,在这里主要起了两个作用:第一个是在求部分积单元时,当编码为3x时用来输出部分积;另外一个是在将部分积加起来时,求3到6位时所用到。 2. ultiplier_quick_add_5 即5位的并行全加器,这里用来分别计算积的7到11位和12到16位。 3. ultiplier_unit_4 这个模块是用来实现部分积的,每一个模块实现一个部分积的4位,因此一个部分积需要4个这个模块来实现。总共需要12个这样的模块。 4.Multiplier_full_add 这是一位的全加器,在实现部分积相加的时候,通过全加器的阵列来实现的。
标签: ultipler_quick_add booth 乘法器 测试
上传时间: 2016-07-12
上传用户:zhaiye
地理统计分析克立格插值、曲面生成的C语言源代码。
上传时间: 2016-07-12
上传用户:zhuoying119
1.建立一个以字符串文件,即从键盘输入若干行字符串,把它们输出到磁盘文件保存起来. 2.从磁盘文件上读回字符串,并在屏幕上显示出来. 3.从磁盘文件中查找字符串,判断文件中是否存在所查找的字符串,并在屏幕上显示出查找结果 4.替换查找到的存在于文件中的字符串,并保存修改结果. 5.在已查找到的字符串后再加上一个字字符串.
上传时间: 2016-07-13
上传用户:hopy