基于FPGA和PLL的函数信号发生器时钟部分的实现
基于FPGA和PLL的函数信号发生器时钟部分的实现...
基于FPGA和PLL的函数信号发生器时钟部分的实现...
多功能波形发生器VHDL程序与仿真\r\nURAT VHDL程序与仿真\r\nASK调制与解调VHDL程序及仿真\r\n LCD控制VHDL程序与仿真...
基于FPGA的DDS信号发生器的简单实现。这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,非常适合快速跳频通信的要求。 DDS(直接数字合成)是近年来迅速发展起来的一种新的频率合成方法。...
pulse_sequence.vhd 并行脉冲控制器\r\nlight.vhd.vhd 交通脉冲控制器\r\ndivision1.vhd 电压脉冲控制器中的分频\r\nad.vhd 电压脉冲控制器中的...
在ALTERA公司的EPM570上实现的电机脉冲算法,编码器反馈技术算法,已实际应用。...
用FPGA实现任意波形发生器的源代码,另外还包括FPGA实现UART,从而与MCU实现串行通信。...
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,...
基于FPGA的单总线(ONE-WIRE)协议的实现源代码....
dds信号发生器程序设计,框图,基于CPLD控制的DDS数字频率合成器设计...
脉冲压缩技术是指对雷达发射的宽脉冲信号进行调制(如线性调频、非线性调频、相位编码),并在接收端对回波宽脉冲信号进行脉冲压缩处理后得到窄脉冲的实现过程。脉冲压缩有效地解决了雷达作用距离与距离分辨率之间的...