自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
上传时间: 2013-08-20
上传用户:wanqunsheng
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
上传时间: 2013-08-21
上传用户:sjw920325
本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。
上传时间: 2013-08-31
上传用户:pwcsoft
用单片机AT89s52和epm7128设计的频率计
上传时间: 2013-09-01
上传用户:671145514
基于ARM平台的等精度数字显示频率计的设计,已通过测试
上传时间: 2013-09-04
上传用户:谁偷了我的麦兜
用vhdl编写的基于fpga的数字频率计程序算法
上传时间: 2013-09-07
上传用户:chfanjiang
是PROTEL计设的说明文档,说明如何提高计效率,提高设计质量,减少设计中的环节
上传时间: 2013-09-18
上传用户:wd450412225
proteus and keil 两者联合实现Max7221动态显示,解决一些初学者对proteus and keil如何实现的困惑;
上传时间: 2013-09-24
上传用户:zsjzc
这是proteus中的matrix8*8点阵模块动态仿真,说得很详细,包含电路原理图,及源代码
上传时间: 2013-09-29
上传用户:yxgi5
动态显示的万年历,显示年月日和时分秒。用按键可随意控制时间\r\n。
上传时间: 2013-09-30
上传用户:w50403