分频
共 703 篇文章
分频 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 703 篇文章,持续更新中。
用verilog编写适中分频器 并且还有测试程序
用verilog编写适中分频器
并且还有测试程序
时钟产生电路
时钟产生电路,12.5倍分频电路,可以用于参考半分频电路
常用2、4、6及任意偶数分频器的VHDL代码实现(原创)
常用2、4、6及任意偶数分频器的VHDL代码实现(原创)
EDA课程设计
EDA 三分频器
奇数分频和倍频(只需修改参数就可以实现较难得基数分频和倍频)
奇数分频和倍频(只需修改参数就可以实现较难得基数分频和倍频)
用VHDL编写的8位全加器,数字分频器等程序
用VHDL编写的8位全加器,数字分频器等程序
VHDL描述的时钟分频电路
VHDL描述的时钟分频电路,用途广...
本文件介绍的是用VerilogHDL语言设计分频器和32位计数器.
本文件介绍的是用VerilogHDL语言设计分频器和32位计数器.
本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计
本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设
计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数
(N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可
通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使
用的电路,并在 ModelSim 上进行验证。
pic单片机实用教程(提高篇)
<P>pic单片机实用教程(提高篇)以介绍PIC16F87X型号单片机为主,并适当兼顾PIC全系列,共分9章,内容包括:存储器;I/O端口的复位功能;定时器/计数器TMR1;定时器TMR2;输入捕捉/输出比较/脉宽调制CCP;模/数转换器ADC;通用同步/异步收发器USART;主控同步串行端口MSSP:SPI模式和I2C模式。突出特点:通俗易懂、可读性强、系统全面、学练结合、学用并重、实例丰富、习
基于FPGA的分频器设计,已经通过了仿真(VHDL语言编写)
基于FPGA的分频器设计,已经通过了仿真(VHDL语言编写)
MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.
MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.
根据交通灯控制器的功能与要求
根据交通灯控制器的功能与要求,将其总体电路分为分频器、信号控制器两个模块。
quartusii 三分频电路
quartusii 三分频电路,大家帮参考一下,有什么问题
利用LPC2220内部的RTC功能
利用LPC2220内部的RTC功能,实现在不同系统时钟下通过分频,实现时间的设置及通过串口上传到上位机
VHDL实现倍频--偶数倍 分频电路 --分频倍数=2(n+1)
VHDL实现倍频--偶数倍 分频电路
--分频倍数=2(n+1)
74LS393和Intel8253中断应用 采用74LS393对实验箱中8MHz时钟进行分频处理
74LS393和Intel8253中断应用
采用74LS393对实验箱中8MHz时钟进行分频处理,从中获得低于2MHz的时钟信号¢,并将时钟信号¢输入给Intel8253的某通道C。要求通道C的输出信号作为Intel8259的可屏蔽中断请求IRQ2,使得中央处理器每隔2秒钟中断一次,中断程序将中断次数采用二进制方式在8个发光二极管中显示出来
数控分频器的设计 数控分频器的功能就是当在输入端给定不同输入数据时
数控分频器的设计
数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,例3的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。
任意小数分频器产生原理
任意小数分频器产生原理,及详细说明文档,任意数分频(包括奇偶数和小数)的设计方法(含VHDL例子)
CPLD的程序,分频,微分等,应用于DPLL
CPLD的程序,分频,微分等,应用于DPLL