SSI对从外设器件接收到的数据执行串行到并行转换。CPU可以访问SSI数据寄存器来发送和获得数据。发送和接收路径利用内部FIFO存储单元进行缓冲,以允许最多8个16位的值在发送和接收模式中独立地存储。 使用 ssi 控制1位数码管的显示
上传时间: 2014-01-24
上传用户:pinksun9
本系统采用MSC-51系列单片机ATSC51和可编程并行I/O接口芯片8255A为中心器件来设计交通灯控制器,实现了能根据实际车流量通过8051芯片的P1口设置红、绿灯燃亮时间的功能;红绿灯循环点亮,倒计时剩5秒时黄灯闪烁警示(交通灯信号通过PA口输出,显示时间直接通过8255的PC口输出至双位数码管);车辆闯红灯报警;绿灯时间可检测车流量并可通过双位数码管显示。
上传时间: 2014-01-18
上传用户:sunjet
dpll的一个中间器件,实现增量-减量DCO功能
上传时间: 2017-09-03
上传用户:赵云兴
这是可编程逻辑器件的参考资料,其中有详细的FPGA,VHDL等内容的讲解,及实验指导,下载绝不白下,非常有用。。。这是我当时学得觉得很受益,希望对你有些帮助
上传时间: 2014-08-17
上传用户:牧羊人8920
51单片机 介绍单片机的芯片和器件 以及51单片机的指令集和寻址方式
上传时间: 2014-06-23
上传用户:yyq123456789
基于FPGA器件的DDS设计实现中的一个核心部分就是波形存储表的设计。首先采用LPM_ROM和 VHDL选择语句这两种方法进行波形存储表的设计和比较分析 然后考虑到硬件资源的有限性及DDS的精度要 求,对这两种方法的程序进行了优化 最后对这两种方法设计的程序进行仿真和硬件调试。结果表明:采用这两种 方法都能有效地实现DDS中波形存储表的设计。
上传时间: 2017-09-16
上传用户:sardinescn
ADSP 与高速AD器件无缝链接的源代码
上传时间: 2017-09-16
上传用户:cc1915
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-11-25
上传用户:ruan2570406
格式:PDF 书名: 现代仪器电路:电路设计的器件解决方案 超星SS号:10900952
上传时间: 2014-01-21
上传用户:ruixue198909
0736、模拟PUT(可编程单结晶体管)器件双稳态电路
标签:
上传时间: 2014-04-09
上传用户:sunshiwang