FPGA内嵌200MHz低噪声锁相环时钟发生器
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态...
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态...
AD8397内置两个电压反馈型运算放大器,能够以出色的线性度驱动高负载。共发射极、轨到轨输出级的输出电压能力优于典型射随输出级,驱动25 负载时摆幅可以达到任一供电轨的0.5 V范围以内。低失真、高输出电流和宽输出动态范围使AD8397特别适合要求高负载上大信号摆幅的应用。 ...
给出了两种应用于两级CMOS 运算放大器的密勒补偿技术的比较,用共源共栅密勒补偿技术设计出的CMOS 运放与直接密勒补偿相比,具有更大的单位增益带宽、更大的摆率和更小的信号建立时间等优点,还可以在达到相同补偿效果的情况下极大地减小版图尺寸. 通过电路级小信号等效电路的分析和仿真,对两种补偿技术进...
LVDS(低压差分信号)标准ANSI/TIA /E IA26442A22001广泛应用于许多接口器件和一些ASIC及FPGA中。文中探讨了LVDS的特点及其PCB (印制电路板)设计,纠正了某些错误认识。应用传输线理论分析了单线阻抗、双线阻抗及LVDS差分阻抗计算方法,给出了计算单线阻抗和差分阻抗的...
本公司生产以下产品 1 单相逆变三相交流电源: 该电源在输入单相AC180V~AC260V电压时,输出三相可根据用户要求而设定的电压AC100V~AC440V。当输入电压和负载变动时可将输出电压稳定在一个固定的值上。输出频率可选:范围0Hz~400Hz。 功率为: 0.4~11KW 。该电源体积小重...