Blackfin嵌入式对称性多处理器的初步技术数据手册
概要2 个对称的600MHz 高性能Blackfin 内核328K Bytes 片内存储器每个 Blackfin 内核包括:2 个16 位MAC,2 个40 位ALU,4 个8 位视频ALU,以及1 ...
概要2 个对称的600MHz 高性能Blackfin 内核328K Bytes 片内存储器每个 Blackfin 内核包括:2 个16 位MAC,2 个40 位ALU,4 个8 位视频ALU,以及1 ...
研究了通过用偶极子构成对数周期阵列天线,并把这个原理用于微带天线线性阵列,带宽可以达到几个倍频程。 ...
arm7的启动代码,初始化MCU和存储器,倍频时钟。...
使用内部HF振荡器,SYSCLK倍频到48MHz,USBCLK也为48MHz...
经典的dds发生器ad9851vhdl的并行通信代码,能实现6倍频和正弦波的输出。不好k我。...
fpga中pll时钟实现的源代码,可实现倍频或分频...
用ds1302与c8051f120的测试程序,已通过测试,使用的是外部晶振倍频到90MHz...
本示例中使用了一个DCM模块,将输入时钟50MHz,倍频到100MHz,分频到25MHz,不同的频率值通过LED进行演示。...
C51语音播放源码 将语音按占空比放出。原语音为8位8KHz,则125us一个字节,现时钟主频近2MHz,周期为0.5us,这样一个字节占250个周期,而字节8位为256,可以近似为256个周期,实...
s3c44b0 的开发板测试的所有源代码及程序!!!汇编代码主要完成系统初始化,包括: 禁止看门狗; 禁止所有中断; 初始化存储器(包括SDRAM); 设定锁相环倍频; 使能所有单元模块时钟...