虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

例如:<b>google</b>学术、twitter

  • 模拟电路版图的艺术中文第二版-555页-73.8M.pdf

    作者Alan Hastings具有渊博的集成电路版图设计知识和丰富的实践经验。本书以实用和权威性的观点全面论述了模拟集成电路版图设计中所涉及的各种问题及目前的最新研究成果。书中介绍了半导体器件物理与工艺、失效机理等内容;基于模拟集成电路设计所采用的3种基本工艺:标准双极工艺、CMOS硅栅工艺和BiCMOS工艺,重点探讨了无源器件的设计与匹配性问题,二极管设计,双极型晶体管和场效应晶体管的设计与应用,以及某些专门领域的内容,包括器件合并、保护环、焊盘制作、单层连接、ESD结构等;最后介绍了有关芯片版图的布局布线知识。本书可作为相关专业高年级本科生和研究生教材,对于专业版图设计人员也是一本极具价值的参考书。

    标签: 73.8 555 模拟电路

    上传时间: 2013-06-23

    上传用户:天大地大

  • 智能小车单片机程序及报告.rar

    2003年全国大学生电子设计竞赛试题。设计分为5个模块:前轮PWM驱动电路、后轮PWM驱动电路、轨迹探测模块、障碍物探测模块、光源探测模块。有完整的设计实现及报告说明

    标签: 智能小车 单片机程序 报告

    上传时间: 2013-04-24

    上传用户:wsm555

  • 基于DSPic通信电源模块数字控制研究.rar

    数字控制技术在开关电源中的应用正变得越来越广泛,开关电源的数字控制器包含三个主要的功能模块:模数转换器、数字补偿器和数字脉宽调制器。本论文总结和比较了当今国际上高频开关电源数字控制器各个模块的先进技术和发展方向。 数字电源要在高频开关电源应用领域中实用化、市场化,在技术上仍然存在许多的难关需要攻克。其中模数转换器和数字脉宽调制器的分辨率问题给系统带来了极限环振荡的隐患,采样时滞现象增加了实现电源的电压调节快速动态响应特性的难度,同时数字补偿器必须在一个开关周期内完成若干次乘法和加法运算以便及时更新占空比信息,从而对数字控制器的运算速度提出了非常高的要求。本文集中研究和讨论解决这些技术难点的途径,利用matlab中的SISOTOOL块,通过直接数字设计提出了2P2Z的数字补偿算法。按照高频开关电源的设计步骤,本文对主要元器件进行了参数的计算以及选型,并利用matlab中的SIMULINK模块对电路的稳态瞬态性能进行仿真研究。 为了对理论分析和仿真研究进行验证,本文设计实现了一款基于DSPic30F2020高性能数字信号处理器并采用2P2Z控制算法的高频全桥拓扑大功率通信一次电源整流模块。实验结果表明,该数字电源方案稳定可靠,性能参数优异,能够满足应用的需要。

    标签: DSPic 通信电源 模块

    上传时间: 2013-04-24

    上传用户:林鱼2016

  • 基于开关磁阻电机的电动车控制器设计.rar

    近年来,随着人们生活的改善,机动车辆得到迅速发展,其排放的尾气己造成城市空气严重污染,一些城市相继制定法规限制摩托车和燃油助力车的使用来保护环境。于是发展绿色交通工具已成为一个重要的课题。电动车具有轻便、无污染、低噪音和价格低廉的特点,成为比较理想的交通工具。开关磁阻电机的结构简单、控制灵活、可靠性高、能在较宽的速度范围内高效运行、而且坚固耐用,适合于在恶劣条件下应用等特点决定了其非常适合于车辆负载。 本文主要研究四相8/6极开关磁阻电机传动系统在两轮电动车中的应用,设计了以AVR单片机为主控芯片的电动车控制器。1.根据开关磁阻电机的结构和工作原理,建立了SR 电机的数学模型,分析并确定了开关磁阻电机的位置信号检测方法,制定了该系统使用的控制策略:采用转速外环、电流内环的双闭环控制,通过AVR单片机片内定时器/计时器T/C2输出的PWM斩波调压间接地调节电流以控制电机的转速。2.以AVR单片机为核心,设计了开关磁阻电机控制系统的各硬件电路,主要有电源转换电路和电压采样电路、系统功率电路及MOSFET驱动电路、位置信号检测电路和电流检测与保护电路。3.在硬件电路的基础上设计了系统的控制软件,并对电动车的刹车、过流保护、欠压保护和定速巡航等功能加以改善和提高。最后对所开发的系统进行了调试,通过实验得到的速度电流波形证实了该控制器的可行性。

    标签: 开关磁阻电机 制器设计 电动车

    上传时间: 2013-07-25

    上传用户:qiuqing

  • 基于FPGA的图像采集处理系统设计与实现.rar

    随着当今科学技术的迅猛发展,数字图像处理技术正在各个行业得到广泛的应用,而FPGA技术的不断成熟改变了通常采用并行计算机或数字信号处理器(DSP)、专用集成电路(ASIC)等作为嵌入式处理器的惯例。可编程逻辑器件(FPGA)凭借其较低的开发成本、较高的并行处理速度、较大的灵活性及其较短的开发周期等特点,在图像处理系统中有独特的优势。 本文提出了一种基于FPGA的图像采集处理系统解决方案,并选用低成本高性能的Altera公司的CycloneIII系列FPGA EP3C40F324为核心,设计开发了图像采集处理的软硬件综合系统。文章阐述了如何在FPGA中嵌入NiosII软核处理器并完成图像采集处理系统功能的设计方案。硬件电路上,系统设计了三块电路板:FPGA核心处理板、图像采集卡、图像显示卡,其中通过I2C总线对采集卡的工作模式进行配置,在采集模块控制下,将采集到的图像数据存储到SDRAM;根据VGA显示原理及其时序关系,设计了VGA显示输出控制模块,合成了VGA工作的控制信号,又根据VGA显示器的工业标准,合成VGA接口的水平和帧同步信号。逻辑硬件上,应用SOPCBuilder工具生成了FPGA内部的逻辑硬件功能模块,定制了NiosII IP core、CMOS图像采集模块、VGA Controller及其I2C总线接口,系统各模块间通过Avalon总线连接起来。软件部分,在NiosII内核处理器上实现了彩色图像颜色空间转换、二值化、形态学腐蚀处理及其目标定位等算法。实验结果证明了本文提出的方案及算法的正确性,可行性。

    标签: FPGA 图像采集 处理系统

    上传时间: 2013-08-05

    上传用户:woshiyaosi

  • 基于LabVIEW和SOPC的智能型函数发生器的研究与设计.rar

    函数发生器又名任意波形发生器,是一种常用的信号源,广泛应用于通信、雷达、导航等现代电子技术领域。信号发生器的核心技术是频率合成技术,主要方法有:直接模拟频率合成、锁相环频率合成(PLL)、直接数字合成技术(DDS)。DDS是开环系统,无反馈环节,输出响应速度快,频率稳定度高。因此直接数字频率合成技术是目前频率合成的主要技术之一,其输出信号具有相对较大的带宽、快速的相位捷变、极高的相位分辨率和相位连续等优点。本文的主要工作是采用SOPC结合虚拟仪器技术,进行DDS智能函数发生器的研制。 本文介绍了虚拟仪器技术的基本理论,简要阐述了仪器驱动程序、VISA等相关技术。对SOPC技术进行了深入的研究:SOPC技术是基于可编程逻辑器件的可重构片上系统,它作为SOC和CPLD/FPGA相结合的一项综合技术,结合了两者的优点,集成了硬核或软核CPU、DSP、锁相环、存储器、I/O接口及可编程逻辑,可以灵活高效地解决SOC方案,而且设计周期短,设计成本低,非常适合本设计的应用。本文还对基于DDS原理的设计方案进行了分析,介绍了DDS的基本理论以及数学综合,在研究DDS原理的基础上,利用SOPC技术,在一片FPGA芯片上实现了整个函数发生器的硬件集成。 本文就函数发生器的设计制定了整体方案,对软硬件设计原理及实现方法进行了具体的介绍,包括整个系统的硬件电路,SOPC片上系统和PC端软件的设计。在设计中,LabVIEW波形编辑软件和函数发生器二者采用异步串口进行通信。利用LabVIEW的强大功能,把波形的编辑,系统的设置放到计算机上完 成,具有人机界面友好、系统升级方便、节约硬件成本等诸多优势。同时充分利用了FPGA内部大量的逻辑资源,将DDS模块和微处理器模块集成到一个单片FPGA上,改变了传统的系统设计思路。通过对系统仿真和实际测试,结果表明该智能型函数发生器不仅能产生理想的输出信号,还具有集成度高、稳定性好和扩展性强等优点。关键词:智能型函数发生器,虚拟仪器,可编程片上系统,直接数字合成技术,NiosⅡ处理器。

    标签: LabVIEW SOPC 智能型

    上传时间: 2013-07-09

    上传用户:zw380105939

  • 串联谐振软开关推挽电路研究.rar

    低电压输入高电压输出的直流变换器被广泛地应用在太阳能光伏发电系统、风能发电系统、燃料电池系统、车载逆变器电源等电力电子装置中。随着电力电子技术的发展,对该类型的变换器也提出了更高的要求。 本文主要针对中小功率的升压变换器,对串联谐振软开关推挽电路进行了研究分析及实验。 文章首先对理想工作条件下的串联谐振软开关推挽电路进行理论、仿真分析,并通过实验验证了电路损耗小、效率高的特性。三种不同的控制方案:导通时间固定、关断时间变化的PFM调制方式,导通时间变化、关断时间固定的PFM调制方式,PWM调制方式,被分别应用到电路中。通过理论、仿真以及实验研究,比较分析了三种控制方案的优缺点,特别是对软开关特性、输出电压调节及适用范围等问题做了细致分析。文章还对应用在串联谐振软开关推挽电路中的变压器作了一定研究分析。根据变压器的机理,对该电路中特有变压器的高变比问题和漏感问题展开分析,并提出工艺和设计原理上的相应的解决方案。 为进一步实现能量的高效转换,提出了基于双变压器结构拓扑的串联谐振软开关推挽电路,并进行了有关理论分析、仿真和实验研究。同单变压器电路相比,该电路具有开关损耗小、变压器损耗小、效率更高的优点,实验结果充分验证了以上结论。

    标签: 串联谐振 软开关 推挽电路

    上传时间: 2013-04-24

    上传用户:关外河山

  • 1V30A输出应用新型同步整流驱动方案的正反激电路的研究.rar

    随着数字集成电路技术的不断发展,数字集成电路的供电电源-电压调节模块(VRM)也有了新的发展趋势:输出功率越来越大、输出电压越来越低、输出电流越来越大。因此,对低输出电压、大输出电流的VRM及其相关技术的研究在最近几年受到广泛的关注。 本文以36V-72V输入、1V/30A输出的VRM为研究对象,对VRM电路拓扑进行分类和比较,筛选出正反激拓扑为主电路,并详细研究了针对正反激拓扑的新型同步整流驱动方案。首先,分析了在软开关环境下,有源筘位正反激电路的详细工作过程;其次,介绍了同步整流技术的概念,对同步整流驱动方案进行了分类,筛选出适用于正反激拓扑的新型同步整流驱动方案,并详细分析了该驱动电路的工作原理;再次,介绍了有源箝位正反激电路主要元件的设计方法,介绍了新型同步整流驱动电路的设计要点,并给出设计实例;最后,对电路仿真,并制作了一台36V-72V输入、1V/30A输出的实验样机,验证了研究结果和设计方案。

    标签: 1V30A 输出 同步整流

    上传时间: 2013-06-16

    上传用户:songnanhua

  • 大时滞系统参数自整定控制的研究.rar

    工业生产过程中,时滞对象普遍存在,同时也是较难控制的,尤其是大时滞对象的控制一直都是一个难题。而很多温度控制系统都是属于大时滞系统,常见的智能温度控制器虽然在温度控制的实际应用中表现了比较理想的控制效果,但它仍然属于将参数整定与系统控制分开处理的离线整定方法,如果工况发生变化就必须重新调整参数。针对这一问题,为了实现时滞系统参数自整定的控制,本文将神经网路控制、模糊控制和PID控制结合起来,设计了基于神经网路的模糊自适应PID控制器。 首先,本论文分析了时滞系统的特点,讨论了几种时滞系统较为成熟的常规控制算法:微分先行控制算法、史密斯预估控制算法、大林控制算法,并深入研究了它们的控制性能;并且通过仿真对这三种控制方法在温控系统中的控制性能进行了比较。 其次,在分析PID参数自整定传统方法的基础上,设计了一种改进方法,并设计了相应的控制器。该控制器综合了模糊控制、神经网络控制和PID控制各自的长处,既具备了模糊控制简单有效的控制作用以及较强的逻辑推理功能,也具备了神经网络的自适应、自学习的能力,同时也具备了传统PID控制的广泛适应性。该方法不需要离线整定参数,实现了在线自整定参数。仿真实验表明了该控制器对模型和环境都具有较好的适应能力和较强的鲁棒性。 最后将基于神经网路的模糊自适应PID控制器应用于贝加莱PID温控装置,能够出色地实现参数的在线自整定。理论分析、系统仿真、实验结果都证实了这种控制策略能有效地减少系统超调量,并减少了调节时间,提高了系统的实时性和控制精度。

    标签: 时滞系统 参数 自整定控制

    上传时间: 2013-07-05

    上传用户:xinyuzhiqiwuwu

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi