虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

低躁声放大器

  • 应用于北斗卫星通信系统的低噪声放大器设计_杨阳

    应用于北斗卫星通信系统的低噪声放大器设计_杨阳这是一份非常不错的资料,欢迎下载,希望对您有帮助!

    标签: 北斗卫星通信系统 放大器

    上传时间: 2021-11-09

    上传用户:

  • 低电压低功耗恒跨导CMOS推挽运算放大器的设计与研究

    低电压低功耗恒跨导CMOS推挽运算放大器的设计与研究                     

    标签: cmos 运算放大器

    上传时间: 2022-03-16

    上传用户:XuVshu

  • 利用Cadence设计COMS低噪声放大器

    利用Cadence设计COMS低噪声放大器                 

    标签: cadence coms 低噪声放大器

    上传时间: 2022-07-17

    上传用户:

  • 基于FPGA的PWMD类音频功率放大器的设计.rar

    数字D类音频放大器,也叫数字脉冲调制放大器,具有效率高,低电压,低失真的特点,在低成本,高性能的消费类产品特别是便携式设备中得到越来越广泛的应用。数字D类放大器包括数字脉冲宽度调制(PWM)和输出级(含低通滤波器)两个部分,数字PWM又包括两个部分,采样处理和脉冲产生。传统的采样处理算法运算复杂,硬件实现成本高,面积大,从而导致功耗也大,不适合当今向低功耗发展的趋势。 本文在传统算法的基础上提出了一种新的算法,该算法不包括乘法或者除法这些计算复杂和非常消耗硬件资源的单元,只含加法和减法运算。在推导出该算法的傅立叶表达式后,在MATLAB的simulink中建立系统模型进行仿真以验证算法的可行性,在输入信号频率为1kHZ,采样频率为48kHZ,电源电压为10V,输出负载为4Ω的条件下,得到的总谐波失真为0.12%,符合D类放大器的性能要求。本文还在基于Xilinx公司的Spartan-3系列FPGA的基础上实现了该算法的电路结构,综合结果表明,实现基于本文算法的数字D类音频系统所需要的硬件资源大大减少,从而减少了功耗。 关键词:D类放大器;脉冲宽度调制;采样算法;数字音频放大器;FPGA

    标签: FPGA PWMD 音频功率放大器

    上传时间: 2013-07-19

    上传用户:zhuoying119

  • 单电源运算放大器的设计考虑

    摘要:为了减小产品尺寸、降低成本、延长电池寿命、提高电池供电系统的性能,热计人员加快了低电压、单电源系统的开发、应用趋势。这种趋势对消费者是有益的,但却使得为特定应用选择合适的运算放大器变得复杂。

    标签: 单电源 运算放大器

    上传时间: 2013-07-24

    上传用户:sevenbestfei

  • 基于DSP的数字音频功率放大器的设计

    · 摘要:  提出并设计了一种新型音频功率放大器.该系统通过高速采样,多采样率的插值运算,半带低通滤波以及∑-△调制,将音频PCM信号转换成二进制序列,经过高速开关管还原出具有原始功率谱的功率信号.该功率放大器具有D类数字功放高效率特点的同时,能够保证高保真的还原性,并且具有进一步提升信噪比的空间.  

    标签: DSP 数字音频 功率放大器

    上传时间: 2013-05-28

    上传用户:assss

  • 小信号放大器的设计

    小信号放大器的设计 1. 放大器是射频/微波系统的必不可少的部件。 2. 放大器有低噪声、小信号、高增益、中功率、大功率等。 3. 放大器按工作点分有A、AB、B、C、D…等类型。 4. 放大器指标有:频率范围、动态范围、增益、噪声系数、工作效率、1dB压缩点、三阶交调等

    标签: 小信号 放大器

    上传时间: 2013-07-23

    上传用户:yulg

  • AD8397轨到轨、高输出电流放大器

    AD8397内置两个电压反馈型运算放大器,能够以出色的线性度驱动高负载。共发射极、轨到轨输出级的输出电压能力优于典型射随输出级,驱动25 负载时摆幅可以达到任一供电轨的0.5 V范围以内。低失真、高输出电流和宽输出动态范围使AD8397特别适合要求高负载上大信号摆幅的应用。

    标签: 8397 AD 轨到轨 放大器

    上传时间: 2013-12-22

    上传用户:1417818867

  • 高增益低功耗恒跨导轨到轨CMOS运放设计

    基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63°。

    标签: CMOS 增益 低功耗 轨到轨

    上传时间: 2013-11-04

    上传用户:xlcky

  • 基于采用分立元件设计的LC谐振放大器的设计方案

    介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。

    标签: 分立元件 LC谐振 放大器 设计方案

    上传时间: 2014-12-23

    上传用户:anng